基于AD6644的中頻數(shù)字處理模塊的設(shè)計(jì)_第1頁
基于AD6644的中頻數(shù)字處理模塊的設(shè)計(jì)_第2頁
基于AD6644的中頻數(shù)字處理模塊的設(shè)計(jì)_第3頁
基于AD6644的中頻數(shù)字處理模塊的設(shè)計(jì)_第4頁
基于AD6644的中頻數(shù)字處理模塊的設(shè)計(jì)_第5頁
已閱讀5頁,還剩9頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

基于AD6644的中頻數(shù)字處理模塊的設(shè)計(jì)

摘要:AD6644是AnalogDevices公司推出的新型ADC器件,具有精度高、轉(zhuǎn)換速度快等特點(diǎn),是當(dāng)前用于中頻數(shù)字處理的優(yōu)選器件。闡述了基于AD6644的數(shù)字接收系統(tǒng)的組成,并詳盡說明了中頻數(shù)字處理模塊及接口的設(shè)計(jì)。

關(guān)鍵詞:A/D轉(zhuǎn)換中頻數(shù)字處理數(shù)字信號(hào)處理器

隨著高速A/D轉(zhuǎn)換技術(shù)和DSP技術(shù)的發(fā)展,中頻數(shù)字處理技術(shù)亦得到發(fā)展。中頻數(shù)字處理技術(shù)是提高現(xiàn)代通信接收機(jī)性能的重要技術(shù)之一。作為中頻數(shù)字處理的核心器件,早期的A/D轉(zhuǎn)換器由于速度和精度的限制,難以滿足中頻數(shù)字接收機(jī)高速數(shù)字化的要求。本文將以基于軟件無線電技術(shù)的差分跳頻電臺(tái)中頻數(shù)字接收機(jī)為例,給出一種基于新型ADC器件-AD6644的中頻數(shù)字處理模塊的設(shè)計(jì)方案。

1系統(tǒng)總體結(jié)構(gòu)設(shè)計(jì)

本方案的中頻數(shù)字接收系統(tǒng)結(jié)構(gòu)如圖1所示。因差分跳頻系統(tǒng)是一種異步跳頻系統(tǒng),省去了同步電路,結(jié)構(gòu)得以簡化。該系統(tǒng)主要由射頻前端、中頻預(yù)處理和中頻數(shù)字處理三部分組成。系統(tǒng)主要功能為:工作在短波頻段,對(duì)跳頻速率為5000跳/s、帶寬為2.56MHz的信號(hào)進(jìn)行不低于12bit的采樣,以合適的數(shù)據(jù)率送入DSP,然后由DSP完成各種算法處理。

射頻信號(hào)先經(jīng)過2~30MHz的前置濾波放大電路放大。為了有效抑制組合頻率干擾和副波道干擾,本系統(tǒng)的中頻預(yù)處理部分采用高中頻方案3。信號(hào)經(jīng)濾波放大后,再經(jīng)二次下變頻得到5.12MHz的低中頻信號(hào)。該信號(hào)經(jīng)帶通濾波放大電路后,進(jìn)入A/D采樣。為了保證不發(fā)生頻譜混疊,設(shè)計(jì)ADC的采樣速率為8倍于信號(hào)帶寬,即20.48MHz。關(guān)于二中頻選擇及采樣速率的確定,請參見參考文獻(xiàn)3,這里不再贅述。采樣后的數(shù)據(jù)率達(dá)到14bit×20.48MHz=286.72Mbit/s,經(jīng)FIFO緩沖后,送入DSP進(jìn)行正交變換、FFT、頻點(diǎn)識(shí)別和解跳、信道譯碼等處理。下面著重就中頻數(shù)字處理模塊的硬件實(shí)現(xiàn)進(jìn)行詳細(xì)說明。

2中頻數(shù)字處理模塊硬件電路設(shè)計(jì)

由圖1可以看出,中頻數(shù)字處理模塊的主要功能是對(duì)5.12MHz中頻的帶通信號(hào)進(jìn)行A/D轉(zhuǎn)換,將采樣數(shù)據(jù)經(jīng)緩沖送入DSP進(jìn)行處理。硬件設(shè)計(jì)主要包括ADC、FIFO、DSP三種器件的使用以及它們之間的兩個(gè)接口,下面分別介紹。

2.1ADC器件

ADC的采樣率要求20.48MHz。對(duì)于2~30MHz的HF信號(hào),在該采樣速率下,要求ADC器件的動(dòng)態(tài)范圍達(dá)到60~90dB。美國AD公司的AD6644是理想的選擇。

AD6644是一種具有14位精度、最高采樣率為65MSPS的A/D轉(zhuǎn)換器。主要特性有:多音無雜散動(dòng)態(tài)范圍達(dá)到100dB,典型SNR為74dB,功率耗散為1.3W,數(shù)字采樣輸出為2的補(bǔ)碼格式,并且有數(shù)據(jù)輸出指示信號(hào)DRY。

AD6644片上提供了采樣保持電路和基準(zhǔn)電位,使其能成為一個(gè)完整的A/D轉(zhuǎn)換解決方案。AD6644的轉(zhuǎn)換靈敏度達(dá)到134μV,在奈奎斯特帶寬上獲得了100dB的SFDR,大大增強(qiáng)了當(dāng)其輸入端存在雜散分量時(shí)從中檢測出有用小信號(hào)的能力,這種突破性的改進(jìn)放寬了多模數(shù)字接收機(jī)的性能瓶頸。AD6644內(nèi)部采用三級(jí)子區(qū)式轉(zhuǎn)換結(jié)構(gòu),既保證了精度又降低了功耗。其內(nèi)部結(jié)構(gòu)框圖如圖2所示。

2.1.1采樣電路

AD6644的采樣時(shí)鐘要求質(zhì)量高且相位噪聲低,如果時(shí)鐘信號(hào)抖動(dòng)較大,信噪比容易惡化,很難保證14位的精度。為了優(yōu)化性能,AD6644的采樣時(shí)鐘信號(hào)采用差分形式。時(shí)鐘信號(hào)可通過一個(gè)變壓器或電容交流耦合到ENCODE和ENCODE引腳,這兩個(gè)引腳在片內(nèi)被偏置,無需外加偏置電路。為了提高時(shí)鐘信號(hào)的差分輸入質(zhì)量,本設(shè)計(jì)采用了Motorola公司的低壓差分接收芯片MC100LVEL16。整個(gè)AD6644的采樣電路如圖3所示。由于采樣電路的性能關(guān)系到最后的采樣精度,所以在布線時(shí),應(yīng)保證從晶振到時(shí)鐘輸入腳距離盡量短,采樣電路與其它數(shù)字電路盡量隔離。在整個(gè)采樣電路下應(yīng)大面積輔銅接地,以降低可能受到的電磁干擾,同時(shí)也可降低對(duì)其它電路的干擾。

2.1.2模擬信號(hào)輸入

作為新型的高速、大動(dòng)態(tài)范圍ADC,AD6644的模擬信號(hào)輸入也要求差分形式。這樣在模擬信號(hào)階段,差分信號(hào)可以濾掉偶次諧波分量、共模的干擾信號(hào),對(duì)晶振的反饋信號(hào)也有很好的濾波作用,有利于提高AD6644性能。

AD6644的模擬輸入電壓在芯片內(nèi)部被偏置到2.4V,驅(qū)動(dòng)AD6644的模擬信號(hào)通過交流耦合送進(jìn)輸入端。AD6644的差分輸入阻抗為1kΩ,差分輸入電壓的峰-峰值為1.1V,所以模擬輸入的功率為-2dBm,這大大簡化了模擬信號(hào)驅(qū)動(dòng)放大電路。充分利用AD6644輸入阻抗高的優(yōu)點(diǎn),根據(jù)變壓器阻抗變換和最佳阻抗匹配理論,在實(shí)際應(yīng)用中可采用如圖4所示的參考電路,則信號(hào)輸入端可接匹配阻抗為50Ω、滿量程驅(qū)動(dòng)功率約為4.8dBm的模擬信號(hào)源。變壓器次級(jí)的串聯(lián)電阻起隔離和限流作用。

2.1.3應(yīng)用注意事項(xiàng)

AD6644的供電電源必須穩(wěn)定性好,由于電源的高頻分量容易產(chǎn)生輻射,所以在靠近AD6644各電源引腳的地方,應(yīng)放置0.1

μF的去耦電容。為了防止高速的數(shù)字輸出變化將開關(guān)電流耦合進(jìn)模擬電源,AD6644的數(shù)字電源和模擬電源應(yīng)該分開。模擬電源應(yīng)該在5V±5%的范圍內(nèi),數(shù)字電源應(yīng)為3.3V,同時(shí)盡可能地靠近電源放置0.1~0.01μF的陶瓷電容來進(jìn)行高頻濾波,并聯(lián)放置10μF的鉭電容濾除低頻噪聲。

為了很好地接收AD6644的數(shù)字輸出信號(hào),應(yīng)盡量減小容性負(fù)載。AD6644的數(shù)字輸出有一個(gè)固定的輸出轉(zhuǎn)換擺率,一個(gè)典型的CMOS門加上布線約有10pF的電容,因此每bit的轉(zhuǎn)換會(huì)有10mA的動(dòng)態(tài)電流出入器件,一個(gè)滿量程的轉(zhuǎn)換動(dòng)態(tài)電流最大可能達(dá)140mA。在實(shí)際應(yīng)用中,每條數(shù)據(jù)輸出線上應(yīng)放置100Ω電阻,目的是要盡量限制這些電流流入接收器件。另外還應(yīng)注意,額外的容性負(fù)載會(huì)增加傳輸時(shí)延,要滿足數(shù)字輸出的時(shí)延要求,容性負(fù)載應(yīng)限制在10pF以內(nèi)。

2.2FIFO器件

AD6644輸出的數(shù)據(jù)率高達(dá)286.72Mbit/s。如此高的數(shù)據(jù)率,如果直接用DSP的EMIF接口接收,會(huì)使DSP負(fù)荷過重。此外,如果存儲(chǔ)控制系統(tǒng)不能及時(shí)地接收數(shù)據(jù),上次的數(shù)據(jù)會(huì)馬上被下次的數(shù)據(jù)更新,造成數(shù)據(jù)丟失,因此必須采用高速緩存。目前常用的緩存多為FIFO、SRAM及雙口RAM等。雙口RAM和SRAM存儲(chǔ)量較大,但必須配以復(fù)雜的地址發(fā)生器。對(duì)于FIFO芯片,數(shù)據(jù)順序進(jìn)出,且允許數(shù)據(jù)以不同的速率寫入和讀出,并且外圍電路簡單,所以本設(shè)計(jì)選用TI公司的觸發(fā)式FIFOSN74ACT7804作為數(shù)據(jù)緩存。

SN74ACT7804是一種高速的512×18bit的FIFO器件,存取速度最高可達(dá)50MHz,數(shù)據(jù)訪問時(shí)間可達(dá)15ns。數(shù)據(jù)在LDCK的上升沿寫入,在UNCK的上升沿讀出。FIFO的狀態(tài)可通過狀態(tài)位:滿、空、半滿以及近空/近滿獲得。SN74ACT7804只能上電復(fù)位。

2.3DSP器件

由于ADC的高數(shù)據(jù)率輸出,用DSP進(jìn)行實(shí)時(shí)處理會(huì)有很大壓力。在DSP進(jìn)行運(yùn)算之前,必須先進(jìn)行數(shù)字下變頻以降低數(shù)據(jù)率。通過對(duì)DSP算法運(yùn)算量的整體分析,TI公司的TMS320C6201可滿足設(shè)計(jì)需要。作為定點(diǎn)DSP,TMS320C6201主頻可達(dá)200MHz,處理速度可達(dá)1600MIPS,并且它的外部存儲(chǔ)器接口支持各種同步和異步存儲(chǔ)器,對(duì)FIFO有很好的支持。

2.4硬件接口設(shè)計(jì)

為了保證AD6644的采樣輸出信號(hào)準(zhǔn)確、高效地送入DSP,在ADC與DSP之間將兩片FIFO并列,構(gòu)成雙FIFO緩沖結(jié)構(gòu),并以32bit總線寬度連接到DSP的EMIF接口,具體連接如圖5所示。通過這種接口設(shè)計(jì),在充分利用EMIF的32bit數(shù)據(jù)線寬度的同時(shí),又巧妙地實(shí)現(xiàn)了采樣數(shù)據(jù)的奇偶分離,為DSP的數(shù)字濾波和FFT運(yùn)算提供了方便。

首先介紹ADC與FIFO的接口。AD6644的14位采樣信號(hào)輸出D130與兩個(gè)FIFO的數(shù)據(jù)輸入D150相連,DRY信號(hào)經(jīng)二分頻后,一路連接低16位FIFO1的LDCK引腳,另一路經(jīng)“非”門反相后連接FIFO2的LDCK引腳,DRY腳輸出的是ENCODE信號(hào)的同頻反向延遲信號(hào)。從時(shí)序圖圖6中可以看出,在DRY的上升沿處,采樣信號(hào)D130準(zhǔn)備輸出,DRY信號(hào)可準(zhǔn)確地作為后續(xù)FIFO的觸發(fā)存儲(chǔ)時(shí)鐘信號(hào)。經(jīng)二分頻后的DRY信號(hào)在上升沿處交替觸發(fā)FIFO1和FIFO2的寫時(shí)鐘,將奇偶采樣信號(hào)分別存入不同的FIFO。

接著介紹FIFO與EMIF的接口。對(duì)于讀FIFO的操作,這里用到EMIF異步存儲(chǔ)器控制信號(hào):輸出使能AOE和讀使能ARE、CEn是外部空間選擇信號(hào)。從圖中邏輯關(guān)系可看出,當(dāng)AOE與CEn都有效時(shí),OE有效,片選使能兩個(gè)FIFO。當(dāng)CEn和ARE同時(shí)有效時(shí),UNCK無效,待讀出的數(shù)據(jù)在此時(shí)進(jìn)行初始化,隨后ARE會(huì)跳變?yōu)檎娖剑矗梗眨危茫水a(chǎn)生上升沿,FIFO中數(shù)據(jù)被讀出。圖中兩個(gè)FIFO的半滿信號(hào)HF經(jīng)過一個(gè)“與”門連接至DSP外部中斷引腳EXT_INT,在運(yùn)行中不斷檢測HF管腳狀態(tài)。當(dāng)兩個(gè)FIFO皆達(dá)到半滿時(shí),“與”門輸出由低變高,上升沿觸發(fā)DSP外部中斷EXT_INT。DSP啟動(dòng)DMA以突發(fā)的方式讀?。疲桑疲蠑?shù)據(jù)。FIFO1中數(shù)據(jù)作為低16位,FIFO2中數(shù)據(jù)作為高16位,合并為32位數(shù)據(jù)讀入DSP內(nèi)部存儲(chǔ)空間。

有一個(gè)問題值得注意,兩個(gè)FIFO在本次讀取完成之前,有可能再次達(dá)到半滿狀態(tài),使得“與”門提前產(chǎn)生上升沿,而當(dāng)本次讀取完成后,“與”門輸出已保持為高電平,不會(huì)再產(chǎn)生上升沿來觸發(fā)新的中斷,而中斷是靠上升沿觸發(fā)的,所以會(huì)導(dǎo)致傳輸停止。為了解決這個(gè)問題,將DSP計(jì)時(shí)器的TINP0管腳配置為通用I/O口,也與“與”門輸出相

連,用來輔助檢測FIFO的半滿狀態(tài)。這樣當(dāng)本次讀操作完成時(shí),如果檢測TINP0口為“1”,說明FIFO又一次都達(dá)到半滿,則再次啟動(dòng)DMA進(jìn)行數(shù)據(jù)傳輸。因此,在程序設(shè)計(jì)進(jìn)入外部EXT_INT中斷服務(wù)程序時(shí),首先屏蔽EXT_INT,保證在本次DMA傳輸中不對(duì)中斷的任何觸發(fā)做出響應(yīng),然后啟動(dòng)DMA進(jìn)行本次數(shù)據(jù)傳輸,完成本次傳輸后,發(fā)送一個(gè)幀傳輸結(jié)束信號(hào)到CPU,DMA傳輸中斷。在此DMA中斷服務(wù)程序中,檢測TINP0,如果為高電平,便再次啟動(dòng)DMA傳輸;否則使能中斷EXT_INT,等待“與”門的下一次上升沿觸發(fā)。這種中斷與輪詢方式的雙重機(jī)制保證了數(shù)據(jù)傳輸?shù)目煽啃浴?/p>

3布線調(diào)試經(jīng)驗(yàn)及結(jié)論

由于本模塊涉及模數(shù)混合的高速電路設(shè)計(jì),所以電路板應(yīng)嚴(yán)格分為模擬區(qū)和數(shù)字區(qū),以ADC作為兩區(qū)的交界。內(nèi)層地也應(yīng)相應(yīng)分為數(shù)字地和模擬地,并在ADC附近通過磁珠在一點(diǎn)相連,以消除數(shù)字地對(duì)模擬地的干擾。ADC的時(shí)鐘與模擬信號(hào)的輸入應(yīng)盡量隔離,晶振放置應(yīng)盡量遠(yuǎn)離供電電路。對(duì)于FIFO,為了使LDCK、UNCK、HF、RESET等信號(hào)正確且波形良好,保證數(shù)據(jù)的讀取不會(huì)產(chǎn)生丟失和誤讀,應(yīng)減少對(duì)這些信號(hào)線的干擾,可采

取走線適當(dāng)加粗、加信號(hào)包地的措施。在實(shí)際調(diào)試過程中發(fā)現(xiàn),由于AD

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論