電子技術(shù)基礎(chǔ) 數(shù)字部分(第六版) :ch03-5 TTL邏輯門電路_第1頁
電子技術(shù)基礎(chǔ) 數(shù)字部分(第六版) :ch03-5 TTL邏輯門電路_第2頁
電子技術(shù)基礎(chǔ) 數(shù)字部分(第六版) :ch03-5 TTL邏輯門電路_第3頁
電子技術(shù)基礎(chǔ) 數(shù)字部分(第六版) :ch03-5 TTL邏輯門電路_第4頁
電子技術(shù)基礎(chǔ) 數(shù)字部分(第六版) :ch03-5 TTL邏輯門電路_第5頁
已閱讀5頁,還剩5頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、3.5 TTL邏輯門電路邏輯門電路3.5.1 BJT的開關(guān)特性的開關(guān)特性3.5.2 TTL反相器的基本電路反相器的基本電路3.5.3 改進型改進型TTL門電路門電路3.5 TTL邏輯門邏輯門3.5.1 BJT的開關(guān)特性的開關(guān)特性iB 0,iC 0,vO=VCE VCC,c、e極之間近似于開路。極之間近似于開路。vI=0V時時:iB iBS ,vO=VCE 0.2V,c、e極之間近似于短路。極之間近似于短路。vI=5V時時:BJT相當(dāng)于受相當(dāng)于受vI控制的電子開關(guān)??刂频碾娮娱_關(guān)。2. BJT的開關(guān)時間的開關(guān)時間從截止到導(dǎo)通從截止到導(dǎo)通開通開通時間時間ton(=td+tr)從導(dǎo)通到截止從導(dǎo)通到截

2、止關(guān)閉時間關(guān)閉時間toff(= ts+tf)BJT飽和與截止兩種狀態(tài)的相飽和與截止兩種狀態(tài)的相互轉(zhuǎn)換需要一定的時間才能完成?;マD(zhuǎn)換需要一定的時間才能完成。CL的充、放電過程均需經(jīng)歷一定的充、放電過程均需經(jīng)歷一定的時間,必然會增加輸出電壓的時間,必然會增加輸出電壓 O波波形的上升時間和下降時間,導(dǎo)致基形的上升時間和下降時間,導(dǎo)致基本的本的BJT反相器的開關(guān)速度不高。反相器的開關(guān)速度不高。2. BJT的開關(guān)時間的開關(guān)時間若帶電容負載若帶電容負載故需設(shè)計有較快開關(guān)速度的實用型故需設(shè)計有較快開關(guān)速度的實用型TTL門電路。門電路。 輸出級輸出級T3、D、T4和和Rc4構(gòu)構(gòu)成推拉式的輸出級。成推拉式的輸出

3、級。用于提高開關(guān)速度用于提高開關(guān)速度和帶負載能力。和帶負載能力。中間級中間級T2和電阻和電阻Rc2、Re2組成,從組成,從T2的集電結(jié)和發(fā)射的集電結(jié)和發(fā)射極同時輸出兩個相極同時輸出兩個相位相反的信號,作位相反的信號,作為為T T3 3和和T T4 4輸出級的輸出級的驅(qū)動信號;驅(qū)動信號; Rb1 4k W Rc2 1.6k W Rc4 130 W T4 D T2 T1 + vI T3 + vO 負載 Re2 1K W VCC(5V) 輸入級輸入級 中間級中間級輸出級輸出級 3.5.2 TTL反相器的基本反相器的基本電路電路1. 1. 電路組成電路組成輸入級輸入級T1和電阻和電阻Rb1組成。用于提

4、組成。用于提高電路的開關(guān)速度高電路的開關(guān)速度2. TTL反相器的工作原理(邏輯關(guān)系、性能改善)反相器的工作原理(邏輯關(guān)系、性能改善) (1 1)當(dāng)輸入為低電平()當(dāng)輸入為低電平( I I = 0.2 V)T1 深度飽和深度飽和, ,VB1=0.9VV 3.6V 70705DBE4B4O ).(vvvv截止截止導(dǎo)通導(dǎo)通導(dǎo)通導(dǎo)通截止截止飽和飽和低電平低電平T4D4T3T2T1輸入輸入高電平高電平輸出輸出T2 、 T3截止,截止,T4 、D導(dǎo)通導(dǎo)通要使要使T2 、T3導(dǎo)通則要求,導(dǎo)通則要求,VB1=2.1V(2)當(dāng)輸入為高電平()當(dāng)輸入為高電平( I = 3.6 V) T2、T3飽和導(dǎo)通飽和導(dǎo)通 T

5、1:倒置的放大狀態(tài)。倒置的放大狀態(tài)。 T4和和D截止。截止。使輸出為低電平使輸出為低電平.vO=vC3=VCES3=0.2V輸入輸入A輸出輸出L0110邏輯真值表邏輯真值表 邏輯表達式邏輯表達式 L = A 飽和飽和截止截止T4低電平低電平截止截止截止截止飽和飽和倒置工作倒置工作高電平高電平高電平高電平導(dǎo)通導(dǎo)通導(dǎo)通導(dǎo)通截止截止飽和飽和低電平低電平輸出輸出D4T3T2T1輸入輸入采用肖特基勢壘二極管采用肖特基勢壘二極管SBD 限制限制BJT導(dǎo)通時的飽和深度。導(dǎo)通時的飽和深度。SBD導(dǎo)通電壓為導(dǎo)通電壓為0.4V。使使BJT的的c、e間正偏電壓鉗位在間正偏電壓鉗位在0.4V,而不進入深度飽和。,而不進入深度飽和。3.5.3 改進型改進型TTL門電路門電路- -抗

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論