




版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、DSP與CPU的區(qū)別和聯(lián)系李欽欽通信101一.概念DSPDSP(digitalsignalprocessor)是一種獨(dú)特的微處理器,有自己的完整指令系統(tǒng),是以數(shù)字信號(hào)來(lái)處理大量信息的器件。一個(gè)數(shù)字信號(hào)處理器在一塊不大的芯片內(nèi)包括有控制單元、運(yùn)算單元、各種寄存器以及一定數(shù)量的存儲(chǔ)單元等等,在其外圍還可以連接若干存儲(chǔ)器,并可以與一定數(shù)量的外部設(shè)備互相通信,有軟、硬件的全面功能,本身就是一個(gè)微型計(jì)算機(jī)。DSP采用的是哈佛設(shè)計(jì),即數(shù)據(jù)總線和地址總線分開(kāi),使程序和數(shù)據(jù)分別存儲(chǔ)在兩個(gè)分開(kāi)的空間,允許取指令和執(zhí)行指令完全重疊。也就是說(shuō)在執(zhí)行上一條指令的同時(shí)就可取出下一條指令,并進(jìn)行譯碼,這大大的提高了微處理
2、器的速度。另外還允許在程序空間和數(shù)據(jù)空間之間進(jìn)行傳輸,因?yàn)樵黾恿似骷撵`活性。其工作原理是接收模擬信號(hào),轉(zhuǎn)換為0或1的數(shù)字信號(hào),再對(duì)數(shù)字信號(hào)進(jìn)行修改、刪除、強(qiáng)化,并在其他系統(tǒng)芯片中把數(shù)字?jǐn)?shù)據(jù)解譯回模擬數(shù)據(jù)或?qū)嶋H環(huán)境格式。它不僅具有可編程性,而且其實(shí)時(shí)運(yùn)行速度可達(dá)每秒數(shù)以千萬(wàn)條復(fù)雜指令程序,遠(yuǎn)遠(yuǎn)超過(guò)通用微處理器,是數(shù)字化電子世界中日益重要的電腦芯片。它的強(qiáng)大數(shù)據(jù)處理能力和高運(yùn)行速度,是最值得稱道的兩大特色。由于它運(yùn)算能力很強(qiáng),速度很快,體積很小,而且采用軟件編程具有高度的靈活性,因此為從事各種復(fù)雜的應(yīng)用提供了一條有效途徑。根據(jù)數(shù)字信號(hào)處理的要求,DSP芯片一般具有如下主要特點(diǎn):(1)在一個(gè)指令周
3、期內(nèi)可完成一次乘法和一次加法;(2)程序和數(shù)據(jù)空間分開(kāi),可以同時(shí)訪問(wèn)指令和數(shù)據(jù);(3)片內(nèi)具有快速RAM,通??赏ㄟ^(guò)獨(dú)立的數(shù)據(jù)總線在兩塊中同時(shí)訪問(wèn);(4)具有低開(kāi)銷或無(wú)開(kāi)銷循環(huán)及跳轉(zhuǎn)的硬件支持;(5)快速的中斷處理和硬件I/O支持;(6)具有在單周期內(nèi)操作的多個(gè)硬件地址產(chǎn)生器;(7)可以并行執(zhí)行多個(gè)操作;(8)支持流水線操作,使取指、譯碼和執(zhí)行等操作可以重疊執(zhí)行。當(dāng)然,與通用微處理器相比,DSP芯片的其他通用功能相對(duì)較弱些。FPGA是英文FieldProgrammableGateArray(現(xiàn)場(chǎng)可編程門陣列)的縮寫(xiě),它是在PAL、GAL、PLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物,是專用集成電
4、路(ASIC)中集成度最高的一種。FPGA采用了邏輯單元陣列LCA(LogicCellArray)這樣一個(gè)新概念,內(nèi)部包括可配置邏輯模塊CLB(ConfigurableLogicBlock)、輸出輸入模塊IOB(InputOutputBlock)和內(nèi)部連線(Interconnect)三個(gè)部分。用戶可對(duì)FPGA內(nèi)部的邏輯模塊和I/O模塊重新配置,以實(shí)現(xiàn)用戶的邏輯。它還具有靜態(tài)可重復(fù)編程和動(dòng)態(tài)在系統(tǒng)重構(gòu)的特性,使得硬件的功能可以像軟件一樣通過(guò)編程來(lái)修改。作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路,F(xiàn)PGA既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)??梢院敛豢鋸埖闹v,F(xiàn)
5、PGA能完成任何數(shù)字器件的功能,上至高性能CPU,下至簡(jiǎn)單的74電路,都可以用FPGA來(lái)實(shí)現(xiàn)。FPGA如同一張白紙或是一堆積木,工程師可以通過(guò)傳統(tǒng)的原理圖輸入法,或是硬件描述語(yǔ)言自由的設(shè)計(jì)一個(gè)數(shù)字系統(tǒng)。通過(guò)軟件仿真,我們可以事先驗(yàn)證設(shè)計(jì)的正確性。在PCB完成以后,還可以利用FPGA的在線修改能力,隨時(shí)修改設(shè)計(jì)而不必改動(dòng)硬件電路。使用FPGA來(lái)開(kāi)發(fā)數(shù)字電路,可以大大縮短設(shè)計(jì)時(shí)間,減少PCB面積,提高系統(tǒng)的可靠性。FPGA是由存放在片內(nèi)RAM中的程序來(lái)設(shè)置其工作狀態(tài)的,因此工作時(shí)需要對(duì)片內(nèi)的RAM進(jìn)行編程。用戶可以根據(jù)不同的配置模式,采用不同的編程方式。加電時(shí),F(xiàn)PGA芯片將EPROM中數(shù)據(jù)讀入片
6、內(nèi)編程RAM中,配置完成后,F(xiàn)PGA進(jìn)入工作狀態(tài)。掉電后,F(xiàn)PGA恢復(fù)成白片,內(nèi)部邏輯關(guān)系消失,因此,F(xiàn)PGA能夠反復(fù)使用。FPGA的編程無(wú)須專用的FPGA編程器,只須用通用的EPROM、PROM編程器即可。當(dāng)需要修改FPGA功能時(shí),只需換一片EPROM即可。這樣,同一片F(xiàn)PGA,不同的編程數(shù)據(jù),可以產(chǎn)生不同的電路功能。因此,F(xiàn)PGA的使用非常靈活??梢哉f(shuō),F(xiàn)PGA芯片是小批量系統(tǒng)提高系統(tǒng)集成度、可靠性的最佳選擇之一。目前FPGA的品種很多,有XILINX的XC系列、TI公司的TPC系列、ALTERA公司的FIEX系列等。區(qū)別是什么呢?:ARM具有比較強(qiáng)的事務(wù)管理功能,可以用來(lái)跑界面以及應(yīng)用程
7、序等,其優(yōu)勢(shì)主要體現(xiàn)在控制方面,而DSP主要是用來(lái)計(jì)算的,比如進(jìn)行加密解密、調(diào)制解調(diào)等,優(yōu)勢(shì)是強(qiáng)大的數(shù)據(jù)處理能力和較高的運(yùn)行速度。FPGA可以用VHDL或overidle來(lái)編程,靈活性強(qiáng),由于能夠進(jìn)行編程、除錯(cuò)、再編程和重復(fù)操作,因此可以充分地進(jìn)行設(shè)計(jì)開(kāi)發(fā)和驗(yàn)證。當(dāng)電路有少量改動(dòng)時(shí),更能顯示出FPGA的優(yōu)勢(shì),其現(xiàn)場(chǎng)編程能力可以延長(zhǎng)產(chǎn)品在市場(chǎng)上的壽命,而這種能力可以用來(lái)進(jìn)行系統(tǒng)升級(jí)或除錯(cuò)。CPU:由晶體管組成的CPU是作為處理數(shù)據(jù)和執(zhí)行程序的核心,其英文全稱是:CentralProcessingUnit,即中央處理器。CPU的內(nèi)部結(jié)構(gòu)可以分為控制單元,邏輯運(yùn)算單元和存儲(chǔ)單元(包括內(nèi)部總線及緩沖器
8、)三大部分。CPU的工作原理就像一個(gè)工廠對(duì)產(chǎn)品的加工過(guò)程:進(jìn)入工廠的原料(程序指令),經(jīng)過(guò)物資分配部門(控制單元)的調(diào)度分配,被送往生產(chǎn)線(邏輯運(yùn)算單元),生產(chǎn)出成品(處理后的數(shù)據(jù))后,再存儲(chǔ)在倉(cāng)庫(kù)(存儲(chǔ)單元)中,最后等著拿到市場(chǎng)上去賣(交由應(yīng)用程序使用)。在這個(gè)過(guò)程中,我們注意到從控制單元開(kāi)始,CPU就開(kāi)始了正式的工作,中間的過(guò)程是通過(guò)邏輯運(yùn)算單元來(lái)進(jìn)行運(yùn)算處理,交到存儲(chǔ)單元代表工作的結(jié)束。CPL&要的性能指標(biāo)有以下幾點(diǎn):(1)主頻,也就是CPU的時(shí)鐘頻率,簡(jiǎn)單地說(shuō)也就是CPU的工作頻率。一般說(shuō)來(lái),一個(gè)時(shí)鐘周期完成的指令數(shù)是固定的,所以主頻越高,CPU勺速度也就越快了。不過(guò)由于各種C
9、PU勺內(nèi)部結(jié)構(gòu)也不盡相同,所以并不能完全用主頻來(lái)概括CPU勺性能。至于外頻就是系統(tǒng)總線的工作頻率;而倍頻則是指CPU卜頻與主頻相差的倍數(shù)。用公式表示就是:主頻=外頻X倍頻。我們通常說(shuō)的賽揚(yáng)433、PIII550都是指CPU的主頻而言的。(2)內(nèi)存總線速度或者叫系統(tǒng)總路線速度,一般等同于CPU的外頻。內(nèi)存總線的速度對(duì)整個(gè)系統(tǒng)性能來(lái)說(shuō)很重要,由于內(nèi)存速度的發(fā)展滯后于CPUW發(fā)展速度,為了緩解內(nèi)存帶來(lái)的瓶頸,所以出現(xiàn)了二級(jí)緩存,來(lái)協(xié)調(diào)兩者之間的差異,而內(nèi)存總線速度就是指CPUW二級(jí)(L2)高速緩存和內(nèi)存之間的工作頻率。(3)工作電壓。工作電壓指的也就是CPUE常工作所需的電壓。早期CPU386、48
10、6)由于工藝落后,它們的工作電壓一般為5V,發(fā)展到奔騰586時(shí),已經(jīng)是3.5V/3.3V/2.8V了,隨著CPU的制造工藝與主頻的提高,CPUW工作電壓有逐步下降的趨勢(shì),Intel最新出品的Coppermine已經(jīng)采用1.6V的工作電壓了。低電壓能解決耗電過(guò)大和發(fā)熱過(guò)高的問(wèn)題,這對(duì)于筆記本電腦尤其重要。(4)協(xié)處理器或者叫數(shù)學(xué)協(xié)處理器。在486以前的CPU里面,是沒(méi)有內(nèi)置協(xié)處理器的。由于協(xié)處理器主要的功能就是負(fù)責(zé)浮點(diǎn)運(yùn)算,因此386、286、8088等等微機(jī)CPUW浮點(diǎn)運(yùn)算性能都相當(dāng)落后,自從486以后,CPU一般都內(nèi)置了協(xié)處理器,協(xié)處理器的功能也不再局限于增強(qiáng)浮點(diǎn)運(yùn)算?,F(xiàn)在CPU勺浮點(diǎn)單元(
11、協(xié)處理器)往往對(duì)多媒體指令進(jìn)行了優(yōu)化。比如Intel的MM技術(shù),MM煌“多媒體擴(kuò)展指令集”的縮寫(xiě)。MMX是Intel公司在1996年為增強(qiáng)PentiumCPU在音像、圖形和通信應(yīng)用方面而采取的新技術(shù)。為CPUlf增加57條MMX旨令,把處理多媒體的能力提高了60%左右。(5)流水線技術(shù)、超標(biāo)量。流水線(pipeline)是Intel首次在486芯片中開(kāi)始使用的。流水線的工作方式就象工業(yè)生產(chǎn)上的裝配流水線。在CPU中由56個(gè)不同功能的電路單元組成一條指令處理流水線,然后將一條X86指令分成56步后再由這些電路單元分別執(zhí)行,這樣就能實(shí)現(xiàn)在一個(gè)CPU寸鐘周期完成一條指令,因此提高了CPUW運(yùn)算速度。
12、超流水線是指某型CPU內(nèi)部的流水線超過(guò)通常的56步以上,例如Pentiumpro的流水線就長(zhǎng)達(dá)14步。將流水線設(shè)計(jì)的步(級(jí))數(shù)越多,其完成一條指令的速度越快,因此才能適應(yīng)工作主頻更高的CPU超標(biāo)量是指在一個(gè)時(shí)鐘周期內(nèi)CPLEI以執(zhí)行一條以上的指令。這在486或者以前的CPU±是很難想象的,只有Pentium級(jí)以上CPU具有這種超標(biāo)量結(jié)構(gòu);這是因?yàn)楝F(xiàn)代的CPU®來(lái)越多白采用了RISC技術(shù),所以才會(huì)超標(biāo)量的CPU(6)亂序執(zhí)行和分枝預(yù)測(cè),亂序執(zhí)行是指CPUSI用了允許將多條指令不按程序規(guī)定的順序分開(kāi)發(fā)送給各相應(yīng)電路單元處理的技術(shù)。分枝是指程序運(yùn)行時(shí)需要改變的節(jié)點(diǎn)。分枝有無(wú)條件分
13、枝和有條件分枝,其中無(wú)條件分枝只需要CPU安指令順序執(zhí)行,而條件分枝則必須根據(jù)處理結(jié)果再?zèng)Q定程序運(yùn)行方向是否改變,因此需要“分枝預(yù)測(cè)”技術(shù)處理的是條件分枝。(7) L1高速緩存,也就是我們經(jīng)常說(shuō)的一級(jí)高速緩存。在CPU里面內(nèi)置了高速緩存可以提高CPU勺運(yùn)行效率。內(nèi)置的L1高速緩存的容量和結(jié)構(gòu)對(duì)CPUW性能影響較大,不過(guò)高速緩沖存儲(chǔ)器均由靜態(tài)RAMfi成,結(jié)構(gòu)較復(fù)雜,在CPUT芯面積不能太大的情況下,L1級(jí)高速緩存的容量不可能做得太大。采用回寫(xiě)(WriteBack)結(jié)構(gòu)的高速緩存。它對(duì)讀和寫(xiě)操作均有可提供緩存。而采用寫(xiě)通(Write-through)結(jié)構(gòu)的高速緩存,僅對(duì)讀操作有效。在486以上的
14、計(jì)算機(jī)中基本采用了回寫(xiě)式高速緩存。(8) L2高速緩存,指CPU#部的高速緩存。PentiumPro處理器的L2和CPU運(yùn)行在相同頻率下的,但成本昂貴,所以PentiumII運(yùn)行在相當(dāng)于CPU®率一半下的,容量為512K為降低成本Intel公司曾生產(chǎn)了一種不帶L2的CPUfe為賽揚(yáng)。CPU是多功能的處理器,強(qiáng)調(diào)的是多功能,適應(yīng)很多不同的環(huán)境和任務(wù),所以兼容性是最重要的。浮點(diǎn)運(yùn)算能力和整數(shù)運(yùn)算能力同等重要。ARM(AdvancedRISCMachines)是微處理器行業(yè)的一家知名企業(yè),設(shè)計(jì)了大量高性能、廉價(jià)、耗能低的RISC處理器、相關(guān)技術(shù)及軟件。ARM架構(gòu)是面向低預(yù)算市場(chǎng)設(shè)計(jì)的第一款
15、RISC微處理器,基本是32位單片機(jī)的行業(yè)標(biāo)準(zhǔn),它提供一系列內(nèi)核、體系擴(kuò)展、微處理器和系統(tǒng)芯片方案,四個(gè)功能模塊可供生產(chǎn)廠商根據(jù)不同用戶的要求來(lái)配置生產(chǎn)。由于所有產(chǎn)品均采用一個(gè)通用的軟件體系,所以相同的軟件可在所有產(chǎn)品中運(yùn)行。目前ARM在手持設(shè)備市場(chǎng)占有90以上的份額,可以有效地縮短應(yīng)用程序開(kāi)發(fā)與測(cè)試的時(shí)間,也降低了研發(fā)費(fèi)用。二.CPU與DSP的相同點(diǎn)DSPW標(biāo)準(zhǔn)微處理器有許多共同的地方:一個(gè)以ALU為核心的處理器、地址和數(shù)據(jù)總線、RAMROMZ及I/O端口,從廣義上講,DSP微處理器和微控制器(單片機(jī))等都屬于處理器,可以說(shuō)DSPM一種CPU三.CP由DSP勺區(qū)別首先是體系結(jié)構(gòu):CPIM馮.
16、諾伊曼結(jié)構(gòu)的,而DSP有分開(kāi)的代碼和數(shù)據(jù)總線即“哈佛結(jié)構(gòu)”,這樣在同一個(gè)時(shí)鐘周期內(nèi)可以進(jìn)行多次存儲(chǔ)器訪問(wèn)一一這是因?yàn)閿?shù)據(jù)總線也往往有好幾組。有了這種體系結(jié)構(gòu),DS琳可以在單個(gè)時(shí)鐘周期內(nèi)取出一條指令和一個(gè)或者兩個(gè)(或者更多)的操作數(shù)。標(biāo)準(zhǔn)化和通用性:CPUW標(biāo)準(zhǔn)化和通用性做得很好,支持操作系統(tǒng),所以以CPU核心的系統(tǒng)方便人機(jī)交互以及和標(biāo)準(zhǔn)接口設(shè)備通信,非常方便而且不需要硬件開(kāi)發(fā)了;但這也使得CPL#設(shè)接口電路比較復(fù)雜,DS注要還是用來(lái)開(kāi)發(fā)嵌入式的信號(hào)處理系統(tǒng)了,不強(qiáng)調(diào)人機(jī)交互,一般不需要很多通信接口,因此結(jié)構(gòu)也較為簡(jiǎn)單,便于開(kāi)發(fā)。如果只是著眼于嵌入式應(yīng)用的話,嵌入式CPU口DSP的區(qū)別應(yīng)該只在于
17、一個(gè)偏重控制一個(gè)偏重運(yùn)算了。流水線結(jié)構(gòu):大多數(shù)DSPW擁有流水結(jié)構(gòu),即每條指令都由片內(nèi)多個(gè)功能單元分別完成取指、譯碼、取數(shù)、執(zhí)行等步驟,這樣可以大大提高系統(tǒng)的執(zhí)行效率。但流水線的采用也增加了軟件設(shè)計(jì)的難度,要求設(shè)計(jì)者在程序設(shè)計(jì)中考慮流水的需要。快速乘法器:信號(hào)處理算法往往大量用到乘加(multiply-accumulate,MAC運(yùn)算。DSP有專用的硬件乘法器,它可以在一個(gè)時(shí)鐘周期內(nèi)完成MA電算。硬件乘法器占用了DSPS片面積的很大一部分。(與之相反,通用CPK用一種較慢的、迭代的乘法技術(shù),它可以在多個(gè)時(shí)鐘周期內(nèi)完成一次乘法運(yùn)算,但是占用了較少了硅片資源)。地址發(fā)生器:DSPt專用的硬件地址發(fā)
18、生單元,這樣它可以支持許多信號(hào)處理算法所要求的特定數(shù)據(jù)地址模式。這包括前(后)增(減)、環(huán)狀數(shù)據(jù)緩沖的模地址以及FFT的比特倒置地址。地址發(fā)生器單元與主ALU和乘法器并行工作,這就進(jìn)一步增加了DSP可以在一個(gè)時(shí)鐘周期內(nèi)可以完成的工作量。硬件輔助循環(huán):信號(hào)處理算法常常需要執(zhí)行緊密的指令循環(huán)。對(duì)硬件輔助循環(huán)的支持,可以讓DS噴效的循環(huán)執(zhí)行代碼塊而無(wú)需讓流水線停轉(zhuǎn)或者讓軟件來(lái)測(cè)試循環(huán)終止條件。低功耗:DSP勺功耗較小,通常在0.5W到4W采用低功耗的DSF®至只有0.05皿可用電池供電,很適合嵌入式系統(tǒng);而CPUW功耗通常在20W以上。CPU(CentralProcessingUnit,中
19、央處理器)發(fā)展出來(lái)三個(gè)分枝,一個(gè)是DSP(DigitalSignalProcessing/Processor,數(shù)字信號(hào)處理),另外兩個(gè)是MCU(MicroControlUnit,微控制器單元)和MPU(MicroProcessorUnit,微處理器單元)。MCUfc成了片上外圍器件;MPU帶外圍器件(例如存儲(chǔ)器陣列),是高度集成的通用結(jié)構(gòu)的處理器,是去除了集成外設(shè)的MCUDSP云算能力強(qiáng),擅長(zhǎng)很多的重復(fù)數(shù)據(jù)運(yùn)算,而MCUW適合不同信息源的多種數(shù)據(jù)的處理診斷和運(yùn)算,側(cè)重于控制,速度并不如DSPMCUS別于DSP的最大特點(diǎn)在于它的通用性,反應(yīng)在指令集和尋址模式中。DSP與MCU勺結(jié)合是DSC它終將
20、取代這兩種芯片。DSF專用的信息處理器,內(nèi)部的程序是對(duì)不同的機(jī)器和環(huán)境進(jìn)行特別優(yōu)化,所以處理速度是最快的。CPIM多功能的處理器,強(qiáng)調(diào)的是多功能,適應(yīng)很多不同的環(huán)境和任務(wù),所以兼容性是最重要的。浮點(diǎn)運(yùn)算能力和整數(shù)運(yùn)算能力同等重要。三個(gè)東東適應(yīng)在不同的環(huán)境下的。是三個(gè)不同的發(fā)展方向?;ハ嗖豢商娲腄SP(digitalsignalprocessor)是一種獨(dú)特的微處理器,是以數(shù)字信號(hào)來(lái)處理大量信息的器件。其工作原理是接收模擬信號(hào),轉(zhuǎn)換為0或1的數(shù)字信號(hào)。再對(duì)數(shù)字信號(hào)進(jìn)行修改、刪除、強(qiáng)化,并在其他系統(tǒng)芯片中把數(shù)字?jǐn)?shù)據(jù)解譯回模擬數(shù)據(jù)或?qū)嶋H環(huán)境格式。它不僅具有可編程性,而且其實(shí)時(shí)運(yùn)行速度可達(dá)每秒數(shù)以千
21、萬(wàn)條復(fù)雜指令程序,遠(yuǎn)遠(yuǎn)超過(guò)通用微處理器,是數(shù)字化電子世界中日益重要的電腦芯片。它的強(qiáng)大數(shù)據(jù)處理能力和高運(yùn)行速度,是最值得稱道的兩大特色。1、數(shù)字信號(hào)處理器的內(nèi)核結(jié)構(gòu)進(jìn)一步改善,多通道結(jié)構(gòu)和單指令多重?cái)?shù)據(jù)(SIMD)、特大指令字組(VLIM)將在新的高性能處理器中將占主導(dǎo)地位,如AnalogDevices的ADSP-2116)cADS/品2、DSP和微處理器的融合:微處理器是低成本的,主要執(zhí)行智能定向控制任務(wù)的通用處理器能很好執(zhí)行智能控制任務(wù),但是數(shù)字信號(hào)處理功能很差。而DSP的功能正好與之相反。在許多應(yīng)用中均需要同時(shí)具有智能控制和數(shù)字信號(hào)處理兩種功能,如數(shù)字蜂窩電話就需要監(jiān)測(cè)和聲音處理功能。因此,把DS所口微處理器結(jié)合起來(lái),用單一芯片的處理器實(shí)現(xiàn)這兩種功能,將加速個(gè)人通信機(jī)、智能電話、無(wú)線網(wǎng)絡(luò)產(chǎn)品的開(kāi)發(fā),同時(shí)簡(jiǎn)化設(shè)計(jì),減小PC/積,降低功耗和整個(gè)系統(tǒng)的成本。例如,有多個(gè)處理器的Motorola公司的DSP5665#有協(xié)處理器功能的Massan公司FILU-200,把MC時(shí)能擴(kuò)展成DS林口MC時(shí)能的TI公司的TMS320C27x以及Hitachi公司的SH-DSP者B是DS所口MC觸合在一起的產(chǎn)品?;ヂ?lián)網(wǎng)和多媒體的應(yīng)用需要將進(jìn)一步加速這一融合過(guò)程。3、DSP和高檔CPU勺
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 2025年公務(wù)員保密教育線上培訓(xùn)考試題庫(kù)有答案
- 2025年公共衛(wèi)生與健康服務(wù)體系知識(shí)測(cè)試題及答案
- 康復(fù)指導(dǎo)服務(wù)費(fèi)協(xié)議
- 風(fēng)險(xiǎn)分級(jí)管控和隱患排查治理體系培訓(xùn)考試試題(附答案)
- 2025年白寶石(AL2O3晶體)合作協(xié)議書(shū)
- 畜牧養(yǎng)殖顧問(wèn)服務(wù)費(fèi)協(xié)議
- 吉林省吉林大學(xué)附屬中學(xué)2026屆化學(xué)高一上期末聯(lián)考試題含解析
- 2025年乘用車變速器齒輪項(xiàng)目提案報(bào)告模板
- 2025年高收縮腈綸項(xiàng)目提案報(bào)告模板
- 2026屆湖南省邵陽(yáng)市雙清區(qū)十一中高二化學(xué)第一學(xué)期期中教學(xué)質(zhì)量檢測(cè)模擬試題含解析
- 2025年機(jī)關(guān)事業(yè)單位技能資格考試-文秘資料技師歷年參考題庫(kù)含答案解析(5套)
- 大學(xué)生法律普及知識(shí)講座
- 2025年??扑巹W(xué)試題及答案
- 2025南方航空“夢(mèng)起航”航務(wù)聯(lián)合培養(yǎng)招聘筆試歷年參考題庫(kù)附帶答案詳解
- 蘇州離婚協(xié)議書(shū)模板(2025版)
- 《電工》國(guó)家職業(yè)技能鑒定教學(xué)計(jì)劃及大綱
- 零星維修工程(技術(shù)標(biāo))
- 籃球投籃教學(xué)的課件
- 園林綠化施工現(xiàn)場(chǎng)組織協(xié)調(diào)方案與措施
- 中專生招生管理辦法細(xì)則
- 2025年度江蘇行政執(zhí)法資格考試模擬卷及答案(題型)
評(píng)論
0/150
提交評(píng)論