



下載本文檔
版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
班號(hào)班號(hào)姓名哈工大學(xué)年秋季學(xué)期計(jì)算機(jī)組成原理試題注意行為規(guī)注意行為規(guī)范,遵守考試紀(jì)律!題號(hào)—*二三四五六七ハ得分得分ー、填空(12分).某浮點(diǎn)數(shù)基值為2,階符1位,階碼3位,數(shù)符1位,尾數(shù)7位,階碼和尾數(shù)均用補(bǔ)碼表示,尾數(shù)采用規(guī)格化形式,用十進(jìn)制數(shù)寫出它所能表示的最大正數(shù),非〇最小正數(shù),最大負(fù)數(shù)(最小負(fù)數(shù)〇.變址尋址和基址尋址的區(qū)別是:在基址尋址中,基址寄存器提供,指令提供;而在變址尋址中,變址寄存器提供,指令提供〇.影響流水線性能的因素主要反映在 和 兩個(gè)方面。.設(shè)機(jī)器數(shù)字長(zhǎng)為16位(含1位符號(hào)位)。若1次移位需10ns,-次加法需10ns,則補(bǔ)碼除法需時(shí)間,補(bǔ)碼BOOTH算法最多需要時(shí)間。.CPU從主存取出一條指令并執(zhí)行該指令的時(shí)間叫,它通常包含若干個(gè),而后者又包含若干個(gè)〇組成多級(jí)時(shí)序系統(tǒng)。二、名詞解釋(8分).微程序控制.存儲(chǔ)器帶寬.RISC.中斷隱指令及功能第2頁(yè)(共7頁(yè))試題:學(xué)號(hào):姓名三、簡(jiǎn)答(18分).完整的總線傳輸周期包括哪兒個(gè)階段?簡(jiǎn)要敘述每個(gè)階段的工作。.設(shè)主存容量為1MB,Cache容量為16KB,每字塊有16個(gè)字,每字32位。(1)若Cache采用直接相聯(lián)映像,求出主存地址字段中各段的位數(shù)。(2)若Cache采用四路組相聯(lián)映像,求出主存地址字段中各段的位數(shù)。第2頁(yè)(共7頁(yè))試題: 學(xué)號(hào): 姓名.某機(jī)有五個(gè)中斷源,按中斷響應(yīng)的優(yōu)先順序由高到低為L(zhǎng)O,L1,L2,L3,L4,現(xiàn)要求優(yōu)先順序改為L(zhǎng)3,L2,L4,LO,L1,寫出各中斷源的屏蔽字。中斷源0屏蔽字1 234L0L1L2L3L4.某機(jī)主存容量為4MX16位,且存儲(chǔ)字長(zhǎng)等于指令字長(zhǎng),若該機(jī)的指令系統(tǒng)具備120種操作。操作碼位數(shù)固定,且具有直接、間接、立即、相對(duì)四種尋址方式。(1)畫出??地址指令格式并指出各字段的作用;(2)該指令直接尋址的最大范圍;(3)一次間址的尋址范圍;(4)相對(duì)尋址的尋址范圍。第3頁(yè)(共7頁(yè))試題: 學(xué)號(hào): 姓名四、(6分)設(shè)階碼取3位,尾數(shù)取6位(均不包括符號(hào)位),按浮點(diǎn)補(bǔ)碼運(yùn)算規(guī)則計(jì)算[25x-^]+[24x(-H)]五、畫出DMA方式接口電路的基本組成框圖,并說(shuō)明其工作過(guò)程(以輸入設(shè)備為例)。(8分)第4頁(yè)(共7頁(yè))試題: 學(xué)號(hào): 姓名
六、(10分)設(shè)CPU共有16根地址線,8根數(shù)據(jù)線,并用MREQ作訪存控制信號(hào),用R/W作讀寫控制信號(hào),現(xiàn)有下列存儲(chǔ)芯片:RAM:1KX8位、2KX4位、4KX8位ROM:2K義8位、4K義8位以及74138譯碼器和各種門電路(自定),畫出CPU與存儲(chǔ)器連接圖。要求:(1)最大4K地址空間為系統(tǒng)程序區(qū),與其相鄰2K地址空間為用戶程序區(qū)。(2)合理選用上述存儲(chǔ)芯片,說(shuō)明各選兒片?寫出每片存儲(chǔ)芯片的地址范圍。(3)詳細(xì)畫出存儲(chǔ)芯片的片選邏輯。7413874138試題:學(xué)號(hào):試題:學(xué)號(hào):第5頁(yè)(共7頁(yè))
姓名第6頁(yè)(共7頁(yè))試題: 學(xué)號(hào): 姓名七、假設(shè)CPU在中斷周期用堆棧保存程序斷點(diǎn),且進(jìn)棧時(shí)棧指針減ー,出棧時(shí)棧指針加一。試寫出中斷返回指令(中斷服務(wù)程序的最后一條指令),在取指階段和執(zhí)行階段所需的全部微操作命令及節(jié)拍安排。若采用微程序控制,則還需要增加哪些微操作。(10分)ハ、除了采用高速芯片外,從計(jì)算機(jī)的各個(gè)子系統(tǒng)的角度分析,指出6種以上提高整機(jī)速度的措施。(8分)第7頁(yè)(共7頁(yè))計(jì)算機(jī)組成原理試題答案ー、填空(12分).127;1/512;-1/512-1/32768;-128。.基地址;形式地址;基地址;形式地址。.訪存沖突;相關(guān)問(wèn)題。.300ns;310nso.指令周期;機(jī)器周期;節(jié)拍。二、名詞解釋(8分).微程序控制答:采用與存儲(chǔ)程序類似的方法來(lái)解決微操作命令序列的形成,將一條機(jī)器指令編寫成一個(gè)微程序,每ー個(gè)微程序包含若干條微指令,每?條指令包含ー個(gè)或多個(gè)微操作命令。.存儲(chǔ)器帶寬答:每秒從存儲(chǔ)器進(jìn)出信息的最大數(shù)量,單位可以用字/秒或字節(jié)/秒或位/秒來(lái)表示。.RISC答:RISC是精簡(jiǎn)指令系統(tǒng)計(jì)算機(jī),通過(guò)有限的指令條數(shù)簡(jiǎn)化處理器設(shè)計(jì),已達(dá)到提髙系統(tǒng)執(zhí)行速度的目的。.中斷隱指令及功能答:中斷隱指令是在機(jī)器指令系統(tǒng)中沒(méi)有的指令,它是CPU在中斷周期內(nèi)由硬件自動(dòng)完成的一條指令,其功能包括保護(hù)程序斷點(diǎn)、尋找中斷服務(wù)程序的入口地址、關(guān)中斷等功能。三、簡(jiǎn)答(18分).答:總線在完成一次傳輸周期時(shí),可分為四個(gè)階段:申請(qǐng)分配階段:由需要使用總線的主模塊(或主設(shè)備)提出申請(qǐng),經(jīng)總線仲裁機(jī)構(gòu)決定下ー傳輸周期的總線使用權(quán)授于某ー申請(qǐng)者;尋址階段:取得了使用權(quán)的主模塊,通過(guò)總線發(fā)出本次打算訪問(wèn)的從模塊(或從設(shè)備)的存儲(chǔ)地址或設(shè)備地址及有關(guān)命令,啟動(dòng)參與本次傳輸?shù)膹哪K:傳數(shù)階段:主模塊和從模塊進(jìn)行數(shù)據(jù)交換,數(shù)據(jù)由源模塊發(fā)出經(jīng)數(shù)據(jù)總線流入日的模塊:結(jié)束階段:主模塊的有關(guān)信息均從系統(tǒng)總線上撤除,讓出總線使用權(quán)。.答:(1)若Cache采用直接相聯(lián)映像:字塊中含64個(gè)字節(jié),字塊的位數(shù)為b=6。Cache中含有256個(gè)字塊,所以字塊地址位數(shù)c=8。主存容量為1M字節(jié),總位數(shù)為20。主存字塊標(biāo)記位數(shù)t=6o(2)若Cache采用四路組相聯(lián)映像,字塊中含64個(gè)字節(jié),字塊的位數(shù)為b=6。每組含有四個(gè)字塊,每組含256個(gè)字節(jié)。Cache中含有64個(gè)字塊,所以組地址位數(shù)q=6。主存容量為1M字節(jié),總位數(shù)為20o主存字塊標(biāo)記位數(shù)t=8。.答:設(shè)屏蔽位為“ド時(shí)表示對(duì)應(yīng)的中斷源被屏蔽,屏蔽字排列如下:中斷源L001000L100000L211001L311I01L411000.答:(1)指令字長(zhǎng)16位,操作碼為7位,尋址特征位2位,地址碼7位;-64?63;216;216.四、(6分)答:被加數(shù)為 〇,101。10010〇,[x](f=00,101;00.100100加數(shù)為 0,100;1.010100,[y]?b=00,100;11.010100(1)對(duì)階:[△j]fr=[jx]?h-Uy]補(bǔ)=00,101+11,100=00,001即△)=1,則y的尾數(shù)向右移一位,階碼相應(yīng)加1,即[y]'樸=00,101;11.101010②求和[SJ;+[Sy];=[SJ;+[Sy]ih=00.100100+11.101010=00.001110即[x+y]tt=00,101;00.001110尾數(shù)出現(xiàn)“00.0”,需左規(guī)。③規(guī)格化左規(guī)后得[x+y](F=00,011;00.111000?/x+y]*=00,lll;00.111000五、(8分)答;DMA方式接口電路的基本組成框圖如下:DMA控制選輯HLDAレ④廠:線DMA控制選輯HLDAレ④廠:線數(shù)⑦nN中斷請(qǐng)求中 イAR1+1一,溢出信號(hào)>1DARI以數(shù)據(jù)輸入為例,具體操作如下:①?gòu)脑O(shè)備讀入ー個(gè)字到DMA的數(shù)據(jù)緩沖寄存器BR中,表示數(shù)據(jù)緩沖寄存器“滿”(如果!/O設(shè)備是面向字符的,則一次讀入一個(gè)字節(jié),組裝成一個(gè)字);②設(shè)備向DMA接口發(fā)請(qǐng)求(DREQ);③DMA接口向CPU申請(qǐng)總線控制權(quán)(HRQ);④CPU發(fā)回HLDA信號(hào),表示允許將總線控制權(quán)交給DMA接口;⑤將DMA主存地址寄存器中的主存地址送地址總線;@通知設(shè)備已被授予ー個(gè)DMA周期(DACK),并為交換下ー個(gè)字做準(zhǔn)備:⑦將DMA數(shù)據(jù)緩沖寄存器的內(nèi)容送數(shù)據(jù)總線;⑧命令存儲(chǔ)器作寫操作;⑨修改主存地址和字計(jì)數(shù)值:⑩判斷數(shù)據(jù)塊是否傳送結(jié)束,若未結(jié)束,則繼續(xù)傳送;若己結(jié)束,(字計(jì)數(shù)器溢出),則向CPU申請(qǐng)程序中斷,標(biāo)志數(shù)據(jù)塊傳送結(jié)束。六、(10分)方法一:答:地址空間描述如ド;ROM對(duì)應(yīng)的空間:11111111111111111111000000000000RAM對(duì)應(yīng)的空間:11101111111111111110100000000000選擇ROM芯片為2KX8位的兩片,RAM芯片為2KX4位的兩片ROM芯片1:11111111111111111111100000000000ROM芯片2:1111011111111111
1111000000000000RAM芯片1、2:(位擴(kuò)展)11101111111111111110100000000000CPU與存儲(chǔ)器連接圖見(jiàn)下頁(yè):方法二:答:地址空間描述如下:ROM對(duì)應(yīng)的空間:11111111111100001111000011110000RAM對(duì)應(yīng)的空間:11101111111111111110100000000000選擇ROM芯片為4KX8位的一片,RAM芯片為2KX4位的兩片七、(10分)答:組合邏輯設(shè)計(jì)的微操作命令:取指:TO:PC—MARTl:M[MAR]fMDR,PC+1fPCT2:MDRfIR,OP[IR]-微操作形成部件執(zhí)行:TO:SP—MARTl:M[MAR]一MDRT2:MDR—PC,SP+1-SP微程序設(shè)計(jì)的微操作命令:取指微程序:TO:PC—MARTl:AdtCMIR]fCMART2:M[MAR]—MDR,PC+1-PCT3:AdtCMIR]fCMART4:MDR-IR,OP[IR]ー微操作形成部件T5:OP[IR]—CMAR中斷返回微程序:TO:SP—MARTl:AdtCMIR]fCMART2:M[MAR]-MDRT3:AdtCMIR]fCMART4:MDR—PC,SP+1—SPT5:AdtCMIR]fCMARハ、(8分)答:針對(duì)存儲(chǔ)器,可以采用Cache-主存層次的設(shè)計(jì)和管理提高整機(jī)的速度;針對(duì)存儲(chǔ)器,可以采用主存ー輔存層次的設(shè)計(jì)和管理提髙整機(jī)的速度;針對(duì)控制器,可以通過(guò)指令流水或超標(biāo)量設(shè)計(jì)技術(shù)提高整機(jī)的速度;針對(duì)控制器,可以通過(guò)超標(biāo)量設(shè)計(jì)技術(shù)提髙整機(jī)的速度;針對(duì)運(yùn)算器,可以對(duì)運(yùn)算方法加以改進(jìn),如進(jìn)位鏈、兩位乘除法;針對(duì)I/O系統(tǒng),可以運(yùn)用DMA技術(shù)來(lái)減少CPU對(duì)外設(shè)訪問(wèn)的干預(yù)?!队?jì)算機(jī)組成原理》試題ー、(共30分).(10分)(1)將十進(jìn)制數(shù)+107ハ28化成二進(jìn)制數(shù)、ハ進(jìn)制數(shù)和十六進(jìn)制數(shù)(3分)(2)請(qǐng)回答什么是ニー十進(jìn)制編碼?什么是有權(quán)碼、什么是無(wú)權(quán)碼、各舉ー個(gè)你熟悉的有權(quán)碼和無(wú)權(quán)碼的例子?(7分).已知X=0.1101,Y=-0.0101I用原碼一位乘法計(jì)算X*Y=?要求寫出計(jì)算過(guò)程。(10分).說(shuō)明海明碼能實(shí)現(xiàn)檢錯(cuò)糾借的基本原理?為什么能發(fā)現(xiàn)并改正一位錯(cuò)、也能發(fā)現(xiàn)二位錯(cuò),校驗(yàn)位和數(shù)據(jù)位在位數(shù)上應(yīng)滿足什么條件?(5分).舉例說(shuō)明運(yùn)算器中的ALU通??梢蕴峁┑闹辽?種運(yùn)算功能?運(yùn)算器中使用多累加器的好處是什么?乘商寄存器的基本功能是什么?(5分)二、(共30分).在設(shè)計(jì)指令系統(tǒng)時(shí),通常應(yīng)從哪4個(gè)方面考慮?(每個(gè)2分,共8分).簡(jiǎn)要說(shuō)明減法指令SUBR3,R2和子程序調(diào)用指令的執(zhí)行步驟(每個(gè)4分,共8分).在微程序的控制器中,通常有哪5種得到下一條指令地址的方式。(第個(gè)2分,共10分).簡(jiǎn)要地說(shuō)明組合邏輯控制器應(yīng)由哪幾個(gè)功能部件組成?(4分)三、(共22分).靜態(tài)存儲(chǔ)器和動(dòng)態(tài)存儲(chǔ)器器件的特性有哪些主要區(qū)別?各自主要應(yīng)用在什么地方?(7分).CACHE有哪3種基本映象方式,各自的主要特點(diǎn)是什么?衡量高速緩沖存儲(chǔ)器(CACHE)性能的最重要的指標(biāo)是什么?(10分).使用陣列磁盤的目的是什么?陣列磁盤中的RAIDO、RAID1,RAID4、RAID5各有什么樣的容錯(cuò)能力?(5分)四、(共18分).比較程序控制方式、程序中斷方式、直接存儲(chǔ)器訪問(wèn)方式,在完成輸入/輸出操作時(shí)的優(yōu)缺點(diǎn)。(9分).比較針式、噴墨式、激光3類打印機(jī)各自的優(yōu)缺點(diǎn)和主要應(yīng)用場(chǎng)所。(9分)ー、(共30分)1.(10分)(1)(+107/128).〇=(+1101011/10000000)2=(+0.1101011。=(+0.153)8=(+6B)>6(2)二一十進(jìn)制碼即8421碼,即4個(gè)基2碼位的權(quán)從高到低分別為8、4、2、1,使用基碼的0000,0001,0010 1001這十種組合分別表示〇至9這十個(gè)值。4位基二碼之間滿足二進(jìn)制的規(guī)則,而十進(jìn)制數(shù)位之間則滿足卜進(jìn)制規(guī)則。有權(quán)碼是指ー個(gè)十進(jìn)制數(shù)位的4位基2碼的每一位有確定的權(quán)。無(wú)權(quán)碼是指ー個(gè)十進(jìn)制數(shù)位的4位基二碼沒(méi)有確定的權(quán)。前者的例子為二一十進(jìn)制編碼(BCD)碼,后者的例子為余3碼。2.已知X=0.1101,Y=-0.0101,用原碼一位乘法計(jì)算X*Y=?要求寫出計(jì)算過(guò)程。(10分)+)高位部分積低位部分積/乘數(shù)說(shuō)明起始情況乘數(shù)最低位為1,加乘數(shù)0000000001011101001101 00011010101(丟失)右移部分積和乘數(shù)+)000000乘數(shù)最低檢為!,加0000110 00 001101010(丟失)右移部分積和乘數(shù)+)00 1101乘數(shù)最低位為1,加乘數(shù)01 000000100000101(丟失)右移部分積和乘數(shù)+)000000乘數(shù)最低檢為0,加01000010000010(丟失)右移部分枳和乘數(shù)結(jié)果符號(hào)位為正,X*Y=O.010000013.答案:基本原理:k個(gè)數(shù)據(jù)之外加上r個(gè)校驗(yàn)位,從而形成k+r位的新的碼字,使新的碼字的碼距均勻的拉大。把數(shù)據(jù)的每一個(gè)二進(jìn)制位分配到幾個(gè)不同的偶校驗(yàn)位的組合中,當(dāng)一位出錯(cuò),會(huì)引起相關(guān)的幾個(gè)校驗(yàn)位的值發(fā)生變化,從而可能發(fā)現(xiàn)出錯(cuò),還能指出是哪一位錯(cuò),進(jìn)而進(jìn)行糾錯(cuò)。校驗(yàn)位和數(shù)據(jù)位應(yīng)滿足條件2/k+r在此條件下,不但能發(fā)現(xiàn)并改進(jìn)一位錯(cuò),并能同時(shí)發(fā)現(xiàn)二位錯(cuò)。.答案:運(yùn)算器中的ALU通常至少可以提供算術(shù)加運(yùn)算、算術(shù)減運(yùn)算、邏輯或運(yùn)算、邏輯與運(yùn)算、邏輯異或運(yùn)算5種功能。運(yùn)算器采用多累加器可以簡(jiǎn)化指令的執(zhí)行步驟。乘商寄存器的基本功能是在完成乘除運(yùn)算時(shí)能自行左右移位。二、(共30分).答:(1)指令系統(tǒng)的完備性,常用指令齊全,編程方便;(2)指令系統(tǒng)的高效性,程序占用內(nèi)存空間少,運(yùn)行速度快。(3)指令系統(tǒng)的規(guī)整性,指令和數(shù)據(jù)使用規(guī)則統(tǒng)ー簡(jiǎn)化,易學(xué)易記;(4)指令系統(tǒng)的兼容性,同一系列的低檔計(jì)算機(jī)的程序能放到新的高檔機(jī)上直接運(yùn)行。.答:(1)減法指令SUBR3,R2的執(zhí)行步驟:①AR-PC②讀內(nèi)存,IR一讀出的內(nèi)容,PC-PC+1③R3-R3—R2,保存狀態(tài)信息結(jié)束,檢查中斷請(qǐng)求,無(wú)中斷請(qǐng)求,進(jìn)入下一條指令的執(zhí)行過(guò)程。(2)子程序調(diào)用指令CALL執(zhí)行流程:①AR-PC②讀內(nèi)存,1R一讀出的內(nèi)容,PC-PC+1③AR-SP—1④寫內(nèi)存,PC內(nèi)容進(jìn)棧保存⑤PC-ZI程序入口地址結(jié)束,檢查中斷請(qǐng)求,無(wú)中斷請(qǐng)求,進(jìn)入下一條指令的執(zhí)行過(guò)程。.答:在微程序控制系統(tǒng)中,通常有以下5種得到下一條微指令地址的方式:(1)微程序順序執(zhí)行時(shí),下地址為本條微地址加1。(2)在微程序必定轉(zhuǎn)向某ー微地址時(shí),可以在微指令中的相關(guān)字段中給出該地址值。(3)按微指令(上一條或本條)的某ー執(zhí)行結(jié)果的狀態(tài),選擇順序執(zhí)行或轉(zhuǎn)向某一地址。(4)從微堆棧中取出從微子程序返回到微上程序斷點(diǎn)的返回地址,用于微子程序返回處理。(5)依條件判斷轉(zhuǎn)向多條微指令地址中的某?地址控制。.答:組合邏輯控制器應(yīng)由4個(gè)功能部件組成:(1)程序計(jì)數(shù)器PC,用于保存一條指令在內(nèi)存中的地址:(2)指令寄存器IR,用于保存從內(nèi)存讀出的指令內(nèi)容;(3)脈沖源和啟停控制邏輯、節(jié)拍發(fā)牛.器,前者向計(jì)算機(jī)各部件提供連續(xù)(單個(gè))的主振脈沖,后者用于標(biāo)記每個(gè)指令的執(zhí)行步驟的相對(duì)次序關(guān)系。(4)時(shí)序控制信號(hào)產(chǎn)生部件,用于形成并提供計(jì)算機(jī)各部件當(dāng)前時(shí)刻要用到的控制信號(hào)。三、(共22分).答:靜態(tài)存儲(chǔ)器和動(dòng)態(tài)存儲(chǔ)器器件的特性有的主要區(qū)別見(jiàn)ド表:主要性能SRAMDRAM存觸發(fā)器電容破壞性ル是需IK需要行同時(shí)送分兩次送運(yùn)快慢集成低高發(fā)大小存i'.1i低靜態(tài)存儲(chǔ)器SRAM主要用于高速緩沖存儲(chǔ)器Cache,動(dòng)態(tài)存儲(chǔ)器主要用于主存儲(chǔ)器。.答:Cache有三種映像方式:全相聯(lián)映像方式,直接映像方式,多路組相聯(lián)映像方式。全相聯(lián)映像方式是指主存中任一個(gè)字(字塊)可以寫入Cache中的任何ー個(gè)字(字塊)中。其優(yōu)點(diǎn)是有最大的靈活性。缺點(diǎn)是要確定讀的信息是否在Cache中,必須用原本讀主存的地址與整個(gè)Cacha每ー個(gè)單元的標(biāo)志字段比較,電路過(guò)于復(fù)雜,成本較高。直接映像方式是指主存的ー個(gè)字(字塊)只能映像到Cache的字和字塊中。優(yōu)點(diǎn)是要確定讀的信息是否在Cache中時(shí)原本讀主存的地址與標(biāo)志字段比較的線路簡(jiǎn)單,成本低;缺點(diǎn)是Cache的使用缺乏靈活性,影響命中率。多路組相聯(lián)映相方式是對(duì)全相聯(lián)映相方式和直接映像方式的ー種折中的處理方案。它與直接相聯(lián)映像方式的區(qū)別在于每個(gè)主存字塊可以從多個(gè)(例如2,4,8個(gè),而不是ー個(gè))體中選擇其ー完成寫入Cache的操作,它與全相聯(lián)映像的類同之處是把一個(gè)主存字寫進(jìn)Cache時(shí),可以在Cache的多個(gè)(而不是任何ー個(gè))個(gè)體中選擇。既有較高的命中率,又使比較線路也不會(huì)太復(fù)雜。衡量Cache性能的最重要的指標(biāo)是命中率。.答:采用磁盤陣列技術(shù)的目的:①通過(guò)多個(gè)磁盤的并列操作來(lái)提高設(shè)備總體的性能和可靠性。②通過(guò)合理在多個(gè)磁盤之間組織數(shù)據(jù),得到比較理想的容錯(cuò)能力,即額外拿出一定的存儲(chǔ)容量(冗余)用于保存檢錯(cuò)糾錯(cuò)的信息。RA1D0模式(數(shù)據(jù)散放)只用于擴(kuò)展容量,并發(fā)讀寫,提高數(shù)據(jù)輸入/輸出能力。沒(méi)有容錯(cuò)措施,故沒(méi)有容錯(cuò)能力。RAID1模式(磁盤鏡像)是實(shí)現(xiàn)兩個(gè)磁盤互為備份的用法,把相同的數(shù)據(jù)分別寫到配對(duì)使用的兩個(gè)磁盤中。它用于備份數(shù)據(jù),即使一個(gè)磁盤出現(xiàn)故障,還可以從另ー磁盤讀出數(shù)據(jù)。RAID4模式(數(shù)據(jù)保護(hù))提供了容錯(cuò)能力,N+1個(gè)磁盤中任一個(gè)出現(xiàn)故障,可用其余N個(gè)磁盤的內(nèi)容計(jì)算出故障磁盤的正確數(shù)據(jù)。RA1D5模式(分布式數(shù)據(jù)保護(hù))是對(duì)RAID4的改進(jìn)。同RAID4ー樣,供了容錯(cuò)能力,N+1個(gè)磁盤中任一個(gè)出現(xiàn)故障,可用其余N個(gè)磁盤的內(nèi)容計(jì)算出故障磁盤的正確數(shù)據(jù)。四、(共18分)1.答:程序直接控制方式在用戶程序中直接使用I/O指令完成輸入輸出操作,它是山CPU通過(guò)査詢?cè)O(shè)備的運(yùn)行狀態(tài),來(lái)控制數(shù)據(jù)傳送過(guò)程。其優(yōu)點(diǎn)是控制簡(jiǎn)單,容易實(shí)現(xiàn)。缺點(diǎn)是CPU工作效率低,實(shí)時(shí)性差,計(jì)算機(jī)系統(tǒng)可靠性不高程序中斷方式是指由被讀寫的設(shè)備主動(dòng)"報(bào)告''CPU它是否已進(jìn)入準(zhǔn)備好狀態(tài),CPU就不必花費(fèi)時(shí)間去循環(huán)測(cè)試,而是在接收到外設(shè)的中斷請(qǐng)求后轉(zhuǎn)去進(jìn)行輸入輸出處理的。其優(yōu)點(diǎn)是實(shí)現(xiàn)CPU與外設(shè)并行工作,大大提高了CPU的工作效率,增強(qiáng)計(jì)算機(jī)系統(tǒng)的實(shí)時(shí)性,提高了計(jì)算機(jī)系統(tǒng)的可靠性。直接存儲(chǔ)器訪問(wèn)方式是ー種由硬件執(zhí)行I/O操作的傳送方式。其優(yōu)點(diǎn)是實(shí)現(xiàn)數(shù)據(jù)的高速傳送,又減少了對(duì)CPU的打擾,提高了CPU的工作效率。2.比較針式、噴墨式、激光3類打印機(jī)各自的優(yōu)缺點(diǎn)和主要應(yīng)用場(chǎng)所見(jiàn)下表。優(yōu)點(diǎn)缺點(diǎn)應(yīng)用場(chǎng)合針式打印機(jī)、選擇題(;! 零地hl對(duì)打印紙無(wú)特券魁ス小亠可打印多層復(fù)誌靠機(jī)組成キ物綁,越劇聯(lián)低運(yùn)第?指今在枱今格大中不給中,操/「印速蠟打印質(zhì)量差作效岫七に它的攆作熱通常打印;需打印多層復(fù)印紙的場(chǎng)合來(lái)白?噴木臓A打印機(jī)電C.もD.1:即蹶樹班峽:做部質(zhì)量好ラ嘛由無(wú)找囉格低,加器。打印成本高需用普通復(fù)印紙最廣泛應(yīng)用激光式打印機(jī)?B.え“外切廂嬾好e中存放的是指令ィ桶則速度最快「贏最低あ劇數(shù)牖量好的復(fù)印紙;價(jià)格最高:打印成木島高因價(jià)格貴,普及程度低,一般應(yīng)用于特殊場(chǎng)合し抖啼愛(ài)D.用戶。.所謂三總線結(jié)構(gòu)的計(jì)算機(jī)是指0A.地址線、數(shù)據(jù)線和控制線三組傳輸線。I/O總線、主存總統(tǒng)和DMA總線三組傳輸線;I/O總線、主存總線和系統(tǒng)總線三組傳輸線;D.設(shè)備總線、主存總線和控制總線三組傳輸線.某計(jì)算機(jī)字長(zhǎng)是32位,它的存儲(chǔ)容量是256KB,按字編址,它的尋址范圍是ー128K:64K;64KB;128KB?.主機(jī)與設(shè)備傳送數(shù)據(jù)時(shí),采用,主機(jī)與設(shè)備是串行工作的。A.程序查詢方式;B.中斷方式;C.DMA方式;D,通道。6,在整數(shù)定點(diǎn)機(jī)中,下述第種說(shuō)法是正確的。A.原碼和反碼不能表示T,補(bǔ)碼可以表示T;B,三種機(jī)器數(shù)均可表示T;C,三種機(jī)器數(shù)均可表示ー1,且三種機(jī)器數(shù)的表示范圍相同;D.三種機(jī)器數(shù)均不可表示7。.變址尋址方式中,操作數(shù)的有效地址是。A.基址寄存器內(nèi)容加上形式地址(位移量);.程序計(jì)數(shù)器內(nèi)容加上形式地址;C.變址寄存器內(nèi)容加上形式地址;D.以上都不對(duì)。8.向量中斷是。A.外設(shè)提出中斷;.由硬件形成中斷服務(wù)程序入口地址;C.由硬件形成向量地址,再由向量地址找到中斷服務(wù)程序入口地址D.以上都不對(duì)。.ー個(gè)節(jié)拍信號(hào)的寬度是指〇A.指令周期;B,機(jī)器周期;C.時(shí)鐘周期;D.存儲(chǔ)周期。.將微程序存儲(chǔ)在EPROM中的控制器是 控制器。A.靜態(tài)微程序;B.毫微程序;C.動(dòng)態(tài)微程序;D.微程序。11.隱指令是指〇A.操作數(shù)隱含在操作碼中的指令;B.在ー個(gè)機(jī)器周期里完成全部操作的指令;C.指令系統(tǒng)中已有的指令;D.指令系統(tǒng)中沒(méi)有的指令。.當(dāng)用ー個(gè)16位的二進(jìn)制數(shù)表示浮點(diǎn)數(shù)時(shí),下列方案中第種最好。A.階碼取4位(含階符1位),尾數(shù)取12位(含數(shù)符1位);B.階碼取5位(含階符1位),尾數(shù)取!1位(含數(shù)符1位);C.階碼取8位(含階符1位),尾數(shù)取8位(含數(shù)符1位);D.階碼取6位(含階符1位),尾數(shù)取12位(含數(shù)符1位)。.DMA方式。A.既然能用于高速外圍設(shè)備的信息傳送,也就能代替中斷方式;B.不能取代中斷方式;C.也能向CPU請(qǐng)求中斷處理數(shù)據(jù)傳送;D,內(nèi)無(wú)中斷機(jī)制。.在中斷周期中,由將允許中斷觸發(fā)器置“0”。A.關(guān)中斷指令;B.機(jī)器指令;C.開中斷指令;D.中斷隱指令。.在單總線結(jié)構(gòu)的CPU中,連接在總線上的多個(gè)部件。A.某ー時(shí)刻只有一個(gè)可以向總線發(fā)送數(shù)據(jù),并且只有一個(gè)可以從總線接收數(shù)據(jù);B.某ー時(shí)刻只有一個(gè)可以向總線發(fā)送數(shù)據(jù),但可以有多個(gè)同時(shí)從總線接收數(shù)據(jù);C.可以有多個(gè)同時(shí)向總線發(fā)送數(shù)據(jù),并且可以有多個(gè)同時(shí)從總線接收數(shù)據(jù);D.可以有多個(gè)同時(shí)向總線發(fā)送數(shù)據(jù),但可以有一個(gè)同時(shí)從總線接收數(shù)據(jù)。.三種集中式總線控制中,方式對(duì)電路故障最敏感。A.鏈?zhǔn)讲樵儯籅.計(jì)數(shù)器定時(shí)查詢;C.獨(dú)立請(qǐng)求;D,以上都不對(duì)。.ー個(gè)16Kx8位的存儲(chǔ)器,其地址線和數(shù)據(jù)線的總和是。48;46;17;22..在間址周期中,.A.所有指令的間址操作都是相同的;B.凡是存儲(chǔ)器間接尋址的指令,它們的操作都是相同的;C.對(duì)于存儲(chǔ)器間接尋址或寄存器間接尋址的指令,它們的操作是不同的;D.以上都不對(duì)。.下述說(shuō)法中是正確的。EPROM是可改寫的,因而也是隨機(jī)存儲(chǔ)器的ー種;EPROM是可改寫的,但它不能用作為隨機(jī)存儲(chǔ)器用;EPROM只能改寫一次,故不能作為隨機(jī)存儲(chǔ)器用;EPROM是可改寫的,但它能用作為隨機(jī)存儲(chǔ)器用。.打印機(jī)的分類方法很多,若按能否打印漢字來(lái)區(qū)分,可分為.A.并行式打印機(jī)和串行式打印機(jī);B.擊打式打印機(jī)和非擊打式打印機(jī);C.點(diǎn)陣式打印機(jī)和活字式打印機(jī);D.激光打印機(jī)和噴墨打印機(jī)。二、填空(共20分,每空1分)1.設(shè)浮點(diǎn)數(shù)階碼為8位(含1位階符),尾數(shù)為24位(含1位數(shù)符),則32位二進(jìn)制補(bǔ)碼浮點(diǎn)規(guī)格化數(shù)對(duì)應(yīng)的十進(jìn)制真值范圍是:最大正數(shù)為 A,最小正數(shù)為B,最大負(fù)數(shù)為 C,最小負(fù)數(shù)為D。2,指令尋址的基本方式有兩種,-?種是 A 尋址方式,其指令地址由 B給出,另一種是 C尋址方式,其指令地址由 D給出。.在ー個(gè)有四個(gè)過(guò)程段的浮點(diǎn)加法器流水線中,假設(shè)四個(gè)過(guò)程段的時(shí)間分別是7]=60nsヽr2=50ns.T3=90ns.T4=80nso則加法器流水線的時(shí)鐘周期至少為亠ー。如果采用同樣的邏輯電路,但不是流水線方式,則浮點(diǎn)加法所需的時(shí)間為B。.ー個(gè)浮點(diǎn)數(shù),當(dāng)其尾數(shù)右移時(shí),欲使其值不變,階碼必須 A。尾數(shù)右移I位,階碼B。.存儲(chǔ)器由m(機(jī)=1,2,4,8-)個(gè)模塊組成,每個(gè)模塊有自己的 A和B 寄存器,若存儲(chǔ)器采用 C 編址,存儲(chǔ)器帶寬可增加到原來(lái)的D倍。.按序?qū)懗龆嘀刂袛嗟闹袛喾?wù)程序包括 AヽBヽCヽD 和中斷返回幾部分。三、名詞解釋(共10分,每題2分).微操作命令和微操作.快速緩沖存儲(chǔ)器.基址尋址.流水線中的多發(fā)技術(shù).指令字長(zhǎng)四、計(jì)算題(5分)設(shè)機(jī)器數(shù)字長(zhǎng)為8位(含1位符號(hào)位),設(shè)ん=2,8=一旦,計(jì)算[A士司,卜,并還原成真值。五、簡(jiǎn)答題(共20分).異步通信與同步通信的主要區(qū)別是什么,說(shuō)明通信雙方如何聯(lián)絡(luò)。(4分).為什么外圍設(shè)備要通過(guò)接口與CPU相連?接口有哪些功能?(6分)六、問(wèn)答題(共15分).設(shè)CPU中各部件及其相互連接關(guān)系如下圖所示。圖中W是寫控制標(biāo)志,R是讀控制標(biāo)志,も和Rユ是暫存器。(8分)(1)假設(shè)要求在取指周期由ALU完成(PC)+1-PC的操作(即ALU可以對(duì)它的ー個(gè)源操作數(shù)完成加1的運(yùn)算)。要求以最少的節(jié)拍寫出取指周期全部微操作命令及節(jié)拍安排。(2)寫出指令A(yù)DD#a(#為立即尋址特征,隱含的操作數(shù)在ACC中)在執(zhí)行階段所需的微操作命令及節(jié)拍安排。.DMA接口主要由哪些部件組成?在數(shù)據(jù)交換過(guò)程中它應(yīng)完成哪些功能?畫出DMA工作過(guò)程的流程圖(不包括預(yù)處理和后處理)七、設(shè)計(jì)題(10分)設(shè)CPU共有!6根地址線,8根數(shù)據(jù)線,并用面板作訪存控制信號(hào)(低電平有效),用WR作讀寫控制信號(hào)(高電平為讀,低電平為寫)?,F(xiàn)有下列芯片及各種門電路(門電路自定),如圖所示。畫出CPU與存儲(chǔ)器的連接圖,要求:(1)存儲(chǔ)芯片地址空間分配為:最大4K地址空間為系統(tǒng)程序區(qū),相鄰的4K地址空間為系統(tǒng)程序工作區(qū),最小16K地址空間為用戶程序區(qū);(2)指出選用的存儲(chǔ)芯片類型及數(shù)量;(3)詳細(xì)畫出片選邏輯。
A,A,>ROM:2K?地來(lái)?A,A,>ROM:2K?地來(lái)?8位32K,8位RAM:lKx4位2K*8位來(lái)?B位16Kxi位4K*4位Gー。“-。2為控制瑞C.B.A為變量控制端テ、…….為輸出端(1)主存地址空間分配:6000H-67FFH為系統(tǒng)程序區(qū);6800H-6BFFH為用戶程序區(qū)。(2)合理選用上述存儲(chǔ)芯片,說(shuō)明各選幾片?(3)詳細(xì)畫出存儲(chǔ)芯片的片選邏輯圖。答案:1.C2.C3.B4.B5.A6.B8.C9.C10.A11.D12.B13.B1.C2.C3.B4.B5.A6.B8.C9.C10.A11.D12.B13.B15.B16.A17.D18.C19.B20.C二、填空(共20分,每空1分)1.A.A.2|27(1-2與B.2T29C.2~|28(-2-1-2-23)2.A,順序B.程序計(jì)數(shù)器C.跳躍3.A.90nsB.280ns4.A.A.增加B.加!5.A.地址B.數(shù)據(jù) C.模機(jī)D.mー、選擇題(共20分,每題1分)7.C14.A,保護(hù)現(xiàn)場(chǎng)D,恢復(fù)現(xiàn)場(chǎng)6.B.開中斷C.設(shè)備服務(wù)D.-2127D,指令本身三、名詞解釋(共10分,每題2分).微操作命令和微操作答:微操作命令是控制完成微操作的命令;微操作是由微操作命令控制實(shí)現(xiàn)的最基本操作。.快速緩沖存儲(chǔ)器答:快速緩沖存儲(chǔ)器是為了提高訪存速度,在CPU和主存之間增設(shè)的高速存儲(chǔ)器,它對(duì)用戶是透明的。只要將CPU最近期需用的信息從主存調(diào)入緩存,這樣CPU每次只須訪問(wèn)快速緩存就可達(dá)到訪問(wèn)主存的目的,從而提高了訪存速度。.基址尋址答:基址尋址有效地址等于形式地址加上基址寄存器的內(nèi)容。.流水線中的多發(fā)技術(shù)答:為了提高流水線的性能,設(shè)法在ー個(gè)時(shí)鐘周期(機(jī)器主頻的倒數(shù))內(nèi)產(chǎn)生更多條指令的結(jié)果,這就是流水線中的多發(fā)技術(shù)。.指令字長(zhǎng)答:指令字長(zhǎng)是指機(jī)器指令中二進(jìn)制代碼的總位數(shù)。四、(共5分)計(jì)算題答:[A+孫卜=1.1011110,A+B=(-17/64)[A-B]?=1.1000110,A-B=(35/64)五、簡(jiǎn)答題(共20分).(4分)答:同步通信和異步通信的主要區(qū)別是前者有公共時(shí)鐘,總線上的所有設(shè)備按統(tǒng)ー的時(shí)序,統(tǒng)ー的傳輸周期進(jìn)行信息傳輸,通信雙方按約定好的時(shí)序聯(lián)絡(luò)。后者沒(méi)有公共時(shí)鐘,沒(méi)有固定的傳輸周期,采用應(yīng)答方式通信,具體的聯(lián)絡(luò)方式有不互鎖、半互鎖和全互鎖三種。不互鎖方式通信雙方?jīng)]有相互制約關(guān)系;半互鎖方式通信雙方有簡(jiǎn)單的制約關(guān)系;全互鎖方式通信雙方有完全的制約關(guān)系。其中全互鎖通信可靠性最高。.(6分,每寫出一種給1分,最多6分)答;外圍設(shè)備要通過(guò)接口與CPU相連的原因主要有;一臺(tái)機(jī)器通常配有多臺(tái)外設(shè),它們各自有其設(shè)備號(hào)(地址),通過(guò)接口可實(shí)現(xiàn)對(duì)設(shè)備的選擇。I/O設(shè)備種類繁多,速度不一,與CPU速度相差可能很大,通過(guò)接口可實(shí)現(xiàn)數(shù)據(jù)緩沖,達(dá)到速度匹配。I/O設(shè)備可能串行傳送數(shù)據(jù),而CPU一般并行傳送,通過(guò)接口可實(shí)現(xiàn)數(shù)據(jù)串并格式轉(zhuǎn)換。I/O設(shè)備的入/出電平可能與CPU的入/出電平不同,通過(guò)接口可實(shí)現(xiàn)電平轉(zhuǎn)換。CPU啟動(dòng)I/O設(shè)備工作,要向外設(shè)發(fā)各種控制信號(hào),通過(guò)接口可傳送控制命令。(6)1/0設(shè)備需將其工作狀況(“忙”、“就緒”、“錯(cuò)誤”、“中斷請(qǐng)求”等)及時(shí)報(bào)告CPU,通過(guò)接口可監(jiān)視設(shè)備的工作狀態(tài),并保存狀態(tài)信息,供CPU查詢??梢?jiàn)歸納起來(lái),接ロ應(yīng)具有選址的功能、傳送命令的功能、反映設(shè)備狀態(tài)的功能以及傳送數(shù)據(jù)的功能(包括緩沖、數(shù)據(jù)格式及電平的轉(zhuǎn)換)。4.(5分)答:(1)根據(jù)IR和MDR均為16位,且采用單字長(zhǎng)指令,得出指令字長(zhǎng)16位。根據(jù)105種操作,取操作碼7位。因允許直接尋址和間接尋址,且有變址寄存器和基址寄存器,因此取2位尋址特征,能反映四種尋址方式。最后得指令格式為:7 2 7OPMAD其中OP操作碼,可完成105種操作:M尋址特征,可反映四種尋址方式;AD形式地址。這種格式指令可直接尋址27=128,一次間址的尋址范圍是2ル=65536。(2)雙字長(zhǎng)指令格式如下:7 2 7OPMAD)ad2其中OP、M的含義同上;AD1〃AD2為23位形式地址。這種格式指令可直接尋址的范圍為223=8M。(3)容量為8MB的存儲(chǔ)器,MDR為16位,即對(duì)應(yīng)4Mxi6位的存儲(chǔ)器??刹捎秒p字長(zhǎng)指令,直接訪問(wèn)4M存儲(chǔ)空間,此時(shí)MAR取22位;也可采用單字長(zhǎng)指令,但Rx和Rb取22位,用變址或基址尋址訪問(wèn)4M存儲(chǔ)空間。六、(共15分)問(wèn)答題1.(8分)答:(1)由于(PC)+1TPC需由ALU完成,因此PC的值可作為ALU的一個(gè)源操作數(shù),靠控制ALU做+1運(yùn)算得到(PC)+1,結(jié)果送至與ALU輸出端相連的R2,然后再送至PC。此題的關(guān)健是要考慮總線沖突的問(wèn)題,故取指周期的微操作命令及節(jié)拍安排如ド:ToPC-MAR,1-RT,M(MAR)—MDR,(PC)+1—R2T2MDR-IR,OP(IR)ー微操作命令形成部件T3r2-pc(2)立即尋址的加法指令執(zhí)行周期的微操作命令及節(jié)拍安排如下:ToAd(lR)—Ri ;立即數(shù)-Ri/(R])+(ACC)-R2;ACC通過(guò)總線送ALUT2R2—ACC ;結(jié)果—ACC2.(7分)答:DMA接口主要由數(shù)據(jù)緩沖寄存器、主存地址計(jì)數(shù)器、字計(jì)數(shù)器、設(shè)備地址寄存器、中斷機(jī)構(gòu)和DMA控制邏輯等組成。在數(shù)據(jù)交換過(guò)程中,DMA接ロ的功能有:(1)向CPU提出總線請(qǐng)求信號(hào);(2)當(dāng)CPU發(fā)出總線響應(yīng)信號(hào)后,接管對(duì)總線的控制;(3)向存儲(chǔ)器發(fā)地址信號(hào)(并能自動(dòng)修改地址指針);(4)向存儲(chǔ)器發(fā)讀/寫等控制信號(hào),進(jìn)行數(shù)據(jù)傳送;(5)修改字計(jì)數(shù)器,并根據(jù)傳送字?jǐn)?shù),判斷DMA傳送是否結(jié)束;(6)發(fā)DMA結(jié)束信號(hào),向CPU申請(qǐng)程序中斷,報(bào)告ー組數(shù)據(jù)傳送完畢。DMA工作過(guò)程流程如圖所示。
DMA請(qǐng)DMA請(qǐng)求七、設(shè)計(jì)題(共10分)答:(1)主存地址空間分配。(2分)A|5 …An…A]Ao11111111111101000000111110000011111101A|5 …An…A]Ao111111111111010000001111100000111111010最大4K2KX8位ROM2片110111111111相鄰4K4KX4位RAM2片11111111111001111111111110101最小16K8KX8位RAM2片(2)根據(jù)主:存地址空間分配最大4K最大4K地址空間為系統(tǒng)程序區(qū),選用2片2KX8位ROM芯片ー;(1分)相鄰的4K地址空間為系統(tǒng)程序工作區(qū),選用2片4KX4位RAM芯片;(1分)最小16K地址空間為用戶程序區(qū),選用2片8KX8位RAM芯片。(1分)(3)存儲(chǔ)芯片的片選邏輯圖(5分)
)5V習(xí)題和解析第一部分《計(jì)算機(jī)組成原理》中各章習(xí)題的解析及補(bǔ)充題的解析。第1章計(jì)算機(jī)系統(tǒng)概論1習(xí)題解析ー、選擇題1.在下列四句話中,最能準(zhǔn)確反映計(jì)算機(jī)主要功能的是。A.計(jì)算機(jī)可以存儲(chǔ)大量信息B.計(jì)算機(jī)能代替人的腦カ勞動(dòng)C.計(jì)算機(jī)是一種信息處理機(jī)D.計(jì)算機(jī)可實(shí)現(xiàn)高速運(yùn)算解:答案為C。1946年2月,在美國(guó)誕生了世界上第一臺(tái)電子數(shù)字計(jì)算機(jī),它的名字叫 (1)1949年研制成功的世界上第一臺(tái)存儲(chǔ)程序式的計(jì)算機(jī)稱為 (2) 。1)A.EDVACB.EDSACC.ENIACD.UNIVAC-I2)A.EDVACB.EDSACC.ENIACD.UNIVAC-1解:答案為⑴C,⑵Ao.計(jì)算機(jī)硬件能直接執(zhí)行的只能是〇A.符號(hào)語(yǔ)言 B.機(jī)器語(yǔ)言C.匯編語(yǔ)言 D,機(jī)器語(yǔ)言和匯編語(yǔ)言解:答案為B。.運(yùn)算器的核心部件是。A.數(shù)據(jù)總線 B.數(shù)據(jù)選擇器 C,累加寄存器 D.算術(shù)邏輯運(yùn)算部件解:答案為D。.存儲(chǔ)器主要用來(lái)。A.存放程序 B.存放數(shù)據(jù) C,存放微程序 D.存放程序和數(shù)據(jù)解:答案為D。.目前我們所說(shuō)的個(gè)人臺(tái)式商用機(jī)屬于〇A.巨型機(jī) B,中型機(jī)C.小型機(jī) D.微型機(jī)解:答案為D。.至今為止,計(jì)算機(jī)中所含所有信息仍以二進(jìn)制方式表示,其原因是〇A.節(jié)約元件 B,運(yùn)算速度快C,物理器件性能決定 D.信息處理方便解:答案為C。.對(duì)計(jì)算機(jī)軟、硬件資源進(jìn)行管理,是的功能。A.操作系統(tǒng) B,數(shù)據(jù)庫(kù)管理系統(tǒng)C.語(yǔ)言處理程序 D.用戶程序解:答案為A。.企事業(yè)單位用計(jì)算機(jī)計(jì)算、管理職エ工資,這屬于計(jì)算機(jī)的應(yīng)用領(lǐng)域。A,科學(xué)計(jì)算 B.數(shù)據(jù)處理C.過(guò)程控制 D.輔助設(shè)計(jì)解:答案為B。.微型計(jì)算機(jī)的發(fā)展以技術(shù)為標(biāo)志。A.操作系統(tǒng) B,微處理器C.硬盤 D.軟件解:答案為B。二、填空題1.操作系統(tǒng)是一種(1) ,用于(2) ,是(3) 的接口。A,系統(tǒng)程序B.應(yīng)用程序C.用戶程序D,中間件A.編碼轉(zhuǎn)換B,操作計(jì)算機(jī)C.管理和控制計(jì)算機(jī)的資源D.把高級(jí)語(yǔ)言程序翻譯成機(jī)器語(yǔ)言程序A.軟件與硬件B.主機(jī)與外設(shè)C,用戶與計(jì)算機(jī)D,高級(jí)語(yǔ)言與機(jī)器語(yǔ)言機(jī)解:答案為⑴A(2)C(3)Co.計(jì)算機(jī)的硬件包括ヽヽヽヽ
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 江西省南昌市2024-2025學(xué)年八年級(jí)下學(xué)期期末語(yǔ)文試題(解析版)
- 文職技術(shù)崗的試題及答案
- 2025員工技能提升合同書范本
- 2025貨車駕駛員勞務(wù)合同范本
- 2025合同評(píng)估企業(yè)所需提交文件清單
- 2025年食品供應(yīng)合同范本
- 搬遷點(diǎn)消防知識(shí)培訓(xùn)課件
- 揭開記憶的奧秘課件
- 插花課件制作
- 2025種植保險(xiǎn)合同范文樣本
- 2025年內(nèi)河船員考試(船舶輔機(jī)與電氣2203·一類三管輪)歷年參考題庫(kù)含答案詳解(5套)
- 保安員知識(shí)考試題庫(kù)及答案
- 農(nóng)村土地確權(quán)課件
- 2024年黔西南州暢達(dá)交通建設(shè)運(yùn)輸有限責(zé)任公司招聘考試真題
- 2025年湖南電焊考試題庫(kù)
- 2025年云南高考?xì)v史試卷解讀及備考策略指導(dǎo)課件
- 瀝青混凝土供貨方案及保障措施
- 檢驗(yàn)標(biāo)準(zhǔn)管理辦法
- 2025年自考毛概考試試題及答案
- 2025-2026教科版科學(xué)三年級(jí)上冊(cè)詳細(xì)教學(xué)計(jì)劃
- 2025即時(shí)零售行業(yè)規(guī)模消費(fèi)場(chǎng)景及頭部平臺(tái)美團(tuán)京東淘寶對(duì)比分析報(bào)告
評(píng)論
0/150
提交評(píng)論