基于SPARCV8體系的電子記帳終端設(shè)備研究_第1頁
基于SPARCV8體系的電子記帳終端設(shè)備研究_第2頁
基于SPARCV8體系的電子記帳終端設(shè)備研究_第3頁
基于SPARCV8體系的電子記帳終端設(shè)備研究_第4頁
基于SPARCV8體系的電子記帳終端設(shè)備研究_第5頁
已閱讀5頁,還剩5頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

基于SPARCV8體系的電子記帳終端設(shè)備

研究電子記帳控稅終端機屬于高度安全和可靠的產(chǎn)品,關(guān)系到信息安全和金融安全,長期使用國外的核心器件將給國家安全帶來嚴重隱患。擁有自主知識產(chǎn)權(quán)的嵌入式處理器、專用芯片及其嵌入式操作系統(tǒng)已成為振興我國電子行業(yè)的當務(wù)之目前國家正在大力發(fā)展金稅工程,本文作者參與了針對電子記帳控稅終端機設(shè)計的片上系統(tǒng)(SystemonChip,5“)芯片的研究。2總體方案本SoC芯片是面向電子記帳終端設(shè)備而設(shè)計的符合國家電子記帳終端設(shè)備標準的高性能嵌入式的系統(tǒng)芯片,其中以32位的SPARCV8架構(gòu)的處理器為內(nèi)核,集成了符合ISO7816標準的智能卡控制器和符合ISO7811/2標準的磁卡控制器接口等外圍設(shè)備。他的應(yīng)用既降低了電子記帳終端設(shè)備的成本,又大大提高了系統(tǒng)的可靠性。

SoC的結(jié)構(gòu)本SoC芯片內(nèi)部采用可裁減的總線式結(jié)構(gòu),選用ARM公司的AMBA總線作為SoC內(nèi)部總線,總線上各個模塊采用統(tǒng)一的接口方式和總線連接,從而實現(xiàn)了模塊開發(fā)的標準化,降低了開發(fā)的工作量。本SoC芯片的結(jié)構(gòu)如圖1所示。本SoC采用"Harvard"結(jié)構(gòu),地址總線和數(shù)據(jù)總線分開,分別連接到獨立的"cache”控制器上。指令cache和數(shù)據(jù)cache均為直接映射cache,配置各為4kB;各部分的功能簡述如下:(1)32位整型數(shù)處理單元(IntegerUnit,IU)支持SPARCV8指令集。IU的主要功能是執(zhí)行整數(shù)運算、計算要訪問的存儲器的地址,另外他也支持指令計數(shù)器和控制指令的執(zhí)行。IU具有以下特點:①5級單一指令流水;②單獨的指令cache和數(shù)據(jù)cache;③標準的8個寄存器窗口;④硬件乘法、除法器;⑤帶40位累加器的16x16位MAC;(2)浮點運算單元(FloatingPointUnit,F(xiàn)PU)提供遵循SPARCV8標準的全部浮點指令,其浮點數(shù)據(jù)的格式和浮點指令遵循ANSI/IEEE754-1985標準,F(xiàn)PU連接在IU上。FPU有32個32b的浮點寄存器。芯片使用標準的LD/ST指令在FPU和存儲器之間移動數(shù)據(jù)。存儲器地址由IU計算,浮點操作指令完成浮點算術(shù)運算。內(nèi)部的AMBA總線包括2種總線:AHB和APB。APB總線用來訪問片內(nèi)外設(shè)的寄存器;AHB總線用作高速數(shù)據(jù)傳輸。AHB總線連接處理器cache控制器和其他的高速單元,IU是總線上惟一的主控單元。AHB總線從屬單元有:存儲器控制器、AHB/APB轉(zhuǎn)換橋等。AHB/APB轉(zhuǎn)換橋作為一個從屬設(shè)備連接在AHB總線上,是APB總線惟一的主控單元,處理器通過AHB/APB橋訪問大部分片內(nèi)外設(shè)。(3)SoC的片上外設(shè)智能卡控制器(Smartcardcontroller):符合ISO7816標準;磁條卡控制(magneticstripecardController):符合ISO7811/2標準;通用輸入輸出接口(GPIO):共80個GPIO端口;通用異步串口(UART):一個16550UART和3個普通UART;中斷控制器(InterruptController):支持16個一級中斷源,32個二級中斷源;定時器(Timer):5個24位的通用目的定時器;看門狗(WatchDog):24位看門狗定時器;實時時鐘(RTC):計算秒、分、小時、天、月、年,具有潤月補償功能,計時可至2100年,通過后備電源使實時時鐘工作在低功率模式;PS/2控制器(PS/2I/F):符合PS/2標準,支持第一套和第二套掃描碼集;I2C控制器(I2CI/F):兼容Phillips公司的I2C標準;SPI控制器(SPII/F):兼容SPI和Microwire/Plus兩個企業(yè)標準。2.2SoC芯片的設(shè)計要點在SoC的體系架構(gòu)、邏輯設(shè)計和電路設(shè)計中采用正向設(shè)計方法;建立深亞微米自頂向下設(shè)計流程,實現(xiàn)硬/軟件協(xié)同仿真、設(shè)計、驗證技術(shù),建立芯片正向設(shè)計平臺;低功耗設(shè)計技術(shù),包括對RTC及SRAM的低功耗優(yōu)化設(shè)計;采用深亞微米(0.18^m)必須解決的設(shè)計問題,包括。EMI,CrOSStalk,天線效應(yīng)和熱電子效應(yīng)等;采用現(xiàn)代SoC設(shè)計技術(shù),實現(xiàn)片上外設(shè)包括IC卡、磁卡、I2C、SPI、PS/2等功能接口的高度集成設(shè)計和測試;高可靠、實時多任務(wù)處理平臺技術(shù),支持嵌入式操作系統(tǒng)及其任務(wù)調(diào)度管理;支持ANSIC的標準應(yīng)用,實現(xiàn)底層驅(qū)動軟件的模塊化、標準化設(shè)計。同時,針對以上技術(shù)挑戰(zhàn)必須實現(xiàn)如下技術(shù)創(chuàng)新:該項目為自主知識產(chǎn)權(quán)的內(nèi)嵌32位RISC處理器以及大量功能接口模塊的SoC設(shè)計,突破嵌入式SoC的高度集成、高可靠、低功耗、實時多任務(wù)處理等關(guān)鍵技術(shù);建立自頂向下的深亞微米設(shè)計流程,實現(xiàn)硬、軟件協(xié)同設(shè)計、仿真、綜合、驗證技術(shù);采用大容量FPGA和嵌入式操作系的統(tǒng)功能驗證平臺;應(yīng)用樣機對SoC進行全面驗證,確保了該項目的技術(shù)路線實施及產(chǎn)品的實際應(yīng)用;支持多任務(wù)實時嵌入式操作系統(tǒng)。3功能驗證在集成電路的設(shè)計過程中,需要進行大量的驗證工作,SoC功能驗證采用專門的開發(fā)軟件把設(shè)計模型轉(zhuǎn)換成相應(yīng)的配置文件,下載到硬件平臺的FPGA或CPLD芯片中,在實際的應(yīng)用系統(tǒng)中來驗證SoC功能的正確性。在對本SoC進行硬件平臺驗證過程中,采用的FPGA綜合工具是Synplicity公司的SynplifyPro7.7,FPGA布線工具選用的是Xilinx公司的ISE5.0,硬件平臺的核心FPGA芯片選用的是Xilinx公司的VirtexII系列的XC2V2000。驗證流程如圖2所示[1-3]。HI 口藺Kn.auI瘠m牛也倭科丈忖tflrlFPaAT3.1驗證平臺的設(shè)計本SoC芯片內(nèi)部采用AMBA總線,內(nèi)嵌32b整數(shù)處理單元,

優(yōu)化的32/64b浮點數(shù)處理單元,并且內(nèi)嵌了大量的外設(shè),主要包括:80位GPIO口、4路UART控制器、5個24b定時器、看門狗、.PS/2控制器、I2C總線控制器、SPI總線控制器、1個三磁道磁卡控制器,3個智能卡控制器等。為了完整地測試本SoC的所有功能,硬件測試平臺如圖3所示,包含下列基本組成部分:FPGA芯片;配置PROM;程序BPROM;SRAM;串口轉(zhuǎn)換芯片;I2C總線設(shè)備;SPI總線設(shè)備;磁卡讀卡器接口;智能卡及卡座;GPIO測試點;PS/2設(shè)備;系統(tǒng)時鐘發(fā)生設(shè)備;上電復(fù)位電路;電源。IH3.2FPGA上電復(fù)位電路;電源。IH3.2FPGA平臺驗證結(jié)果將由SoC的RTL模型產(chǎn)生的FPGA下載文件(*.bit文件)下載到FPGA中,在Unix環(huán)境下,用SPARC-GCC編譯器編譯測試程序(標準C程序),然后觀察程序運行結(jié)果,就可以驗證整個SoC系統(tǒng)或某一模塊功能的正確性。下面以獲取智能卡復(fù)位應(yīng)答(AnswerToReset,ATR)字節(jié)為例,闡述此過程。事先知道待測智能卡的ATR字節(jié)為:3b,7a,18,0,0,21,8,11,12,13,14,15,16,17,18。測試結(jié)果為:Smartcardcontrollertesting...ATRover,andATRcharacters:3b,7a,18,0,0,21,8,11,12,13,14,15,16,17,18以上結(jié)果說明,智能卡控制器可以接收到卡的復(fù)位應(yīng)答字節(jié),SoC的此功能正確。采用同樣的方法及過程可以驗證其他功能的正確性。4結(jié)語該SoC芯片如今已經(jīng)成

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論