并串串并轉(zhuǎn)換設計_第1頁
并串串并轉(zhuǎn)換設計_第2頁
并串串并轉(zhuǎn)換設計_第3頁
全文預覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領

文檔簡介

并串/串并轉(zhuǎn)換電路設計一、 實驗目的:用verilog語言設計一個8:1的并串轉(zhuǎn)換電路、設計一個1:8的串并轉(zhuǎn)換電路。二、 實驗原理:實現(xiàn)8位的并行數(shù)據(jù)轉(zhuǎn)換為串行的數(shù)據(jù):并行轉(zhuǎn)串行,只要把每個輸入按從高到低的順序輸出即可。即每個時鐘脈沖輸出一個數(shù)據(jù)。實現(xiàn)8位的串行數(shù)據(jù)轉(zhuǎn)換為并行的數(shù)據(jù):8位串行數(shù)據(jù)轉(zhuǎn)換為并行數(shù)據(jù),需要一個模為8的計數(shù)器,當計到8個時鐘脈沖時,把之前的8個數(shù)據(jù)全部輸出,然后從新接收。三、 實驗內(nèi)容:用verilog實現(xiàn)8位的并行數(shù)據(jù)轉(zhuǎn)換為串行的數(shù)據(jù):modulebingchuan(out,in,rst,clk);outputout;regout;input[7:0]in;inputrst,clk;integeri=0;always@(posedgeclk)beginif(rst)out<=0;elsebeginif(i==8)beginout<=0;endelseout<=in[i];i<=i+1;endendendmodulemoduletextbingchuan;reg[7:0]in;regrst,clk;wireout;bingchuanbc(out,in,rst,clk);initialclk=1;always#5clk=~clk;initialbeginrst=1;#100rst=0;in=8'b11101110;endendmodule仿真后的波形:modulechuanbing(out,in,rst,clk);output[7:0]out;reg[7:0]out;inputin,rst,clk;reg[7:0]temout;reg[2:0]cd;always@(posedgeclk)beginif(rst)cd=3'b111;elsebegintemout[cd]<=in;cd<=cd-1'b1;if(cd==3'b111)beginout<=temout;endelseout<=8'bz;endendendmodulemoduletextchuanbing;regrst,clk,in;wire[7:0]out;chuanbingch(out,in,rst,clk);initialclk=0;always#5clk=~clk;initialbeginrst=1;#10rst=0;in=1;#10in=0;#10in=1;#10in=1;#10in=0;#10in=1;#10in=0;#10in=1

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論