




版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)
文檔簡介
6.7
時序可編程通用陣列邏輯器件(GAL)6.7.1時序可編程邏輯器件中的宏單元6.7.2時序可編程邏輯器件的主要類型6.7.3通用陣列邏輯GAL6.7
時序可編程通用陣列邏輯器件(GAL)2、輸出結(jié)構(gòu)類型太多,給設(shè)計和使用帶來不便。2、輸出端設(shè)置了可編程的輸出邏輯宏單元(OLMC)通過編程可將OLMC設(shè)置成不同的工作狀態(tài),即一片GAL便可實現(xiàn)PAL的5種輸出工作模式。器件的通用性強;
GAL的優(yōu)點:1、由于采用的是雙極型熔絲工藝,一旦編程后不能修改;
PAL的不足:1、采用電可擦除的E2CMOS工藝可以多次編程;3、GAL工作速度快,功耗小6.7.1時序可編程邏輯器件中的宏單元1.通用陣列邏輯(GAL)在PLA和PAL基礎(chǔ)上發(fā)展起來的增強型器件.電路設(shè)計者可根據(jù)需要編程,對宏單元的內(nèi)部電路進行不同模式的組合,從而使輸出功能具有一定的靈活性和通用性。6.7.2時序可編程邏輯器件的主要類型2.復(fù)雜可編程邏輯器件(CPLD)集成了多個邏輯單元塊,每個邏輯塊就相當(dāng)于一個GAL器件。這些邏輯塊可以通過共享可編程開關(guān)陣列組成的互連資源,實現(xiàn)它們之間的信息交換,也可以與周圍的I/O模塊相連,實現(xiàn)與芯片外部交換信息。3.現(xiàn)場可編程門陣列(FPGA)芯片內(nèi)部主要由許多不同功能的可編程邏輯模塊組成,靠縱橫交錯的分布式可編程互聯(lián)線連接起來,可構(gòu)成極其復(fù)雜的邏輯電路。它更適合于實現(xiàn)多級邏輯功能,并且具有更高的集成密度和應(yīng)用靈活性在軟件上,亦有相應(yīng)的操作系統(tǒng)配套。這樣,可使整個數(shù)字系統(tǒng)(包括軟、硬件系統(tǒng))都在單個芯片上運行,即所謂的SOC技術(shù)。
GAL的電路結(jié)構(gòu)與PAL類似,由可編程的與邏輯陣列、固定的或邏輯陣列和輸出電路組成,但GAL的輸出端增設(shè)了可編程的的輸出邏輯宏單元(OLMC)。通過編程可將OLMC設(shè)置為不同的工作狀態(tài),可實現(xiàn)PAL的所有輸出結(jié)構(gòu),產(chǎn)生組合、時序邏輯電路輸出。6.7.3通用陣列邏輯GAL可編程與陣列(32X64位)2、GAL舉例——GAL16V8的電路結(jié)構(gòu)圖8個輸入緩沖器2~98個反饋/輸入緩沖器8個三態(tài)輸出緩沖器12~198個輸出邏輯宏單元OLMC輸出使能緩沖器數(shù)據(jù)選擇器乘積項數(shù)據(jù)選擇器(2選1)輸出數(shù)據(jù)選擇器(2選1)三態(tài)數(shù)據(jù)選擇器(4選1)反饋數(shù)據(jù)選擇器(4選1)4個數(shù)據(jù)選擇器:用不同的控制字實現(xiàn)不同的輸出電路結(jié)構(gòu)形式乘積項數(shù)據(jù)選擇器:根據(jù)AC0和AC1(n)決定與邏輯陣列的第一乘積項是否作為或門的一個輸入端。只有在G1的輸出為1時,第一乘積項是或門的一個輸入端。乘積項數(shù)據(jù)選擇器(2選1)OMUX:根據(jù)AC0和AC1(n)決定OLMC是組合輸出還是寄存器輸出模式輸出數(shù)據(jù)選擇器(2選1)——OMUX三態(tài)數(shù)據(jù)選擇器(4選1)
三態(tài)數(shù)據(jù)選擇器受AC0和AC1(n)的控制,用于選擇輸出三態(tài)緩沖器的選通信號??煞謩e選擇VCC、地、OE和第一乘積項。工作AC0AC1(n)TX(輸出)01地電平00VCC10OE11第一乘積項工作高阻OE=1,工作OE=0,高阻1,工作0,高阻三態(tài)緩沖器的工作狀態(tài)FMUX:根據(jù)AC0和AC1(n)的不同編碼,使反向傳輸?shù)碾娦盘栆矊?yīng)不同。反饋數(shù)據(jù)選擇器(4選1)——OMUX功能組合SYNAC0AC1(n)XOR(n)輸出相位備注專用輸入101——1,11腳為數(shù)據(jù)輸入端,輸出三態(tài)門禁止
專用組合輸出10001反相同相1,11腳為數(shù)據(jù)輸入端,組合輸出,三態(tài)門選通
反饋組合輸出11101反相同相同上,三態(tài)門由第一乘積項選通,反饋取自I/O口時序電路中的組合輸出01101反相同相1腳接CP,11腳接OE,該宏單元為組合輸出,但至少有一個宏單元為寄存器輸出寄存器輸出01001反相同相1腳接CP,11接OE5.GAL的編程與開發(fā)軟件工具硬件工具時序電路的分析,首先按照給定電路列出各邏輯方程組、進而列出狀態(tài)表、畫出狀態(tài)圖和時序圖,最后分析得到電路的邏輯功能。時序電路的設(shè)計,首先根據(jù)邏輯功能的需求,導(dǎo)出原始狀態(tài)圖或原始狀態(tài)表,有必要時需進行狀態(tài)化簡,繼而對狀態(tài)進行編碼,然后根據(jù)狀態(tài)表導(dǎo)出激勵方程組和輸出方程組,最后畫出邏輯圖完成設(shè)計任務(wù)。。小結(jié)時序邏輯電路一般由組合電路和存儲電路兩部分構(gòu)成
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 黔東南學(xué)年度七年級數(shù)學(xué)測試卷
- 中學(xué)語文詩歌寫作技巧詳解與范文
- 環(huán)保工程施工質(zhì)量管理要點
- 幼兒智力測評工具與應(yīng)用
- 禁止體罰學(xué)生責(zé)任認(rèn)定與處理流程
- 工程聯(lián)合體合同文本及簽署規(guī)范
- 小學(xué)數(shù)學(xué)節(jié)約主題同步練習(xí)試卷
- 2025-2030兒童風(fēng)險決策能力的前額葉發(fā)育研究與金融素養(yǎng)教育市場
- 2025-2030兒童語言發(fā)育遲緩的早期篩查與干預(yù)體系構(gòu)建
- 2025-2030兒童繪本閱讀與多維智力發(fā)展的相關(guān)性研究
- 26.《方帽子店》課件
- 糧食加工企業(yè)管理制度
- 《財稅基礎(chǔ)(AI+慕課版)》全套教學(xué)課件
- 中醫(yī)減肥合同協(xié)議書
- 客服基礎(chǔ)考試試題及答案
- 輸血知識培訓(xùn)課件
- 粉紅稅問題成因分析
- 《多樣的中國民間美術(shù)》課件 2024-2025學(xué)年人美版(2024)初中美術(shù)七年級下冊
- 《汽車電控技術(shù)》課件
- 知識產(chǎn)權(quán)轉(zhuǎn)化與產(chǎn)權(quán)運作制度
- DB33T 2139-2018 茶葉機械化采摘配套生產(chǎn)技術(shù)規(guī)程
評論
0/150
提交評論