




版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、Verilog時(shí)序邏輯設(shè)計(jì)2電孑科技大學(xué)學(xué)生姓名:ZYZ學(xué)號(hào):2014060103026指導(dǎo)教師:DJ一、實(shí)驗(yàn)項(xiàng)目名稱:Verilog時(shí)序邏輯設(shè)計(jì)二、實(shí)驗(yàn)?zāi)康?掌握邊沿D觸發(fā)器74x74、同步計(jì)數(shù)器74x163.4位通用移位寄存器74x194,的工作原理。采用移位寄存器74x194設(shè)計(jì)3位最大序列長(zhǎng)度線性反饋移位寄存器(LFSR:LinearFeedbackShiftRegister)計(jì)數(shù)器。采用同步計(jì)數(shù)器74x163設(shè)計(jì)頻率為1Hz的數(shù)字信號(hào)。采用ISE軟件進(jìn)行Verilog設(shè)計(jì)和仿真,并下載到FPGA開(kāi)發(fā)板進(jìn)行實(shí)際調(diào)試。三、實(shí)驗(yàn)內(nèi)容:1 .根據(jù)邊沿D觸發(fā)器74x74的原理圖編寫(xiě)設(shè)計(jì)和仿真模
2、塊。2 .根據(jù)通用移位寄存器74x194的原理圖編寫(xiě)設(shè)計(jì)和仿真模塊。3 .采用1片74x194和其它小規(guī)模邏輯門設(shè)計(jì)3位LFSR計(jì)數(shù)器,編寫(xiě)設(shè)計(jì)和仿真模塊。4 .根據(jù)4位同步計(jì)數(shù)器74x163的原理圖編寫(xiě)設(shè)計(jì)和仿真模塊。5 .輸入為100MHz的系統(tǒng)時(shí)鐘,采用7片74x163和其它小規(guī)模邏輯門設(shè)計(jì)1Hz的數(shù)字信號(hào)。6 .在FPGA開(kāi)發(fā)板上調(diào)試3位LFSR計(jì)數(shù)器。四、實(shí)驗(yàn)原理:圖1所示為帶有置位和清零端的邊沿D觸發(fā)器的邏輯圖,本實(shí)驗(yàn)中用Verilog語(yǔ)句來(lái)描述。圖1中的wl-w4為中間信號(hào)名稱。PR_LOCLR_L oCLKODO圖1邊沿D觸發(fā)器的邏輯圖圖2為4位通用移位寄存器74x194,本實(shí)
3、驗(yàn)中用Verilog語(yǔ)句來(lái)描述。注意圖2與教材數(shù)字設(shè)計(jì)一原理與實(shí)踐(第4版)第528頁(yè)的圖8-41有一點(diǎn)不同,在圖2中采用上升沿D觸發(fā)器,所以輸入CLK后面改為接緩沖器。圖24位通用移位寄存相74x194的邏輯圖圖3是3位LFSR計(jì)數(shù)器的電路圖。注意圖3與教材數(shù)字設(shè)計(jì)一原理與實(shí)踐(第4版)第535頁(yè)的圖852有一些不同,在圖3中采用右移工作方式,輸出QA接高位Q2,輸出QC接低位Q0,輸入ABCD接1000。這樣修改的目的是與教材第535頁(yè)的圖831、表826以及表827一致。X2X1XOooo74LS02N74LS86Nx>74LS8CN74LS194NKeyU41HzdyGND圖33
4、位LFSR計(jì)數(shù)器CLKLD-L0CLR_LBcD»14ENPENT圖4同步計(jì)數(shù)器74x163的原理圖在圖3中,輸入為1Hz的數(shù)字信號(hào)。在Nexys3開(kāi)發(fā)板上自帶100MHz時(shí)鐘,為了便于將圖3的設(shè)計(jì)下載到FPGA開(kāi)發(fā)板,需要設(shè)計(jì)1Hz的數(shù)字信號(hào)發(fā)生器。設(shè)輸入為100MHz,輸出為1Hz,則計(jì)數(shù)器的模為100M。采用十六進(jìn)制計(jì)數(shù)方式,有效狀態(tài)選0-5F5E0FF,所以需要7片74x163。采用清零法,在狀態(tài)5F5E0FF時(shí)產(chǎn)生LD_L信號(hào),LD_L=(Q26Q24RCO5Q18Q16Q15Q14Q13RCO1RCOO),o輸出選Q26LQ26的周期為1秒,占空比約33%。圖4中的輸入A
5、BCD也可改為D0、Dl.D2、D3,輸出QAQBQCQD可改為Q0、Ql>Q2.Q3,圖4的設(shè)計(jì)可以采用門級(jí)描述,也可以采用教材數(shù)字設(shè)計(jì)一原理與實(shí)踐(第4版)第525頁(yè)的表820中的行為描述。五、實(shí)驗(yàn)器材(設(shè)備、元器件):PC機(jī)、WindowsXP>Anvyl或Nexys3開(kāi)發(fā)板、XilinxISE14.7開(kāi)發(fā)工具、DigilentAdept下載工具。六、實(shí)驗(yàn)步驟:實(shí)驗(yàn)步驟包括:建立新工程、設(shè)計(jì)代碼與輸入、約束與實(shí)現(xiàn)、生成流代碼與下載調(diào)試。七、關(guān)鍵源代碼:1 .D觸發(fā)器的Verilog代碼moduled_ff(CLK,D,PR_L,CLR_L,Q,QN);inputCLK,D,P
6、R_L,CLR_L;outputQ,QN;wirewl,w2,w3,w4;nand(wl,PRL,w2,w4);nand(w2,CLRL,wl,CLK);nand(w3,w2,CLK,w4);nand(w4,w3,CLRL,D);nand(Q,PR_L,w2,QN);nand(QN,Q,w3,CLR_L);endmodule2 .仿真測(cè)試代碼initialbeginCLK=0;PR_L=1;CLR_L=1;D=0;# 4D=1;#2D=0;#8D=0;#2D=1;# 13CLRL=0;# 10CLRL=1;# 10PRL=0;# 5D=0;# 10PRL=1;endalwaysbegin# 5
7、CLK=CLK;end仿真結(jié)果如下圖所示。DFK_L ,cm1111_i_n_r_ttj""i50 ns _ 1 1 1-Il 00 its|15c. 333 ns50 nsIImTLTLnjuimirLrUTRnjwumLJ圖5D觸發(fā)器的仿真結(jié)果3. .D觸發(fā)器在Nexys3開(kāi)發(fā)板上的UCF文件NETCLKL0C=V10;ttSwitchNETCLRLL0C=T10;#SWONETPRLLOC=T9;#SW1NETDLOOV9;#SW2#LedNETQNL0C=U16;#LDONETQLOOV16;#LD14. 4位通用移位寄存器74x194的Verilog代碼modul
8、eVr74x194(CLK,CLR_L,LIN,RIN,SI,SO,A,B,C,D,QA,QB,QC,QD);inputCLK,CLR_L,LIN,RIN,SI,SO,A,B,C,D;outputQA,QB,QC,QD;wireCLKD;wireCLK_D_LwireCLR_L_DwireCLR_L_LwireSIL,SIH;wireSOL,SOH;wireQAN,QBN,QCN,QDN;wirewl,w2,w3,w4,w5,w6,w7,w8,w9,wlO;wirewll,wl2,wl3,wl4,wl9,w20wirew21,w22,w23,w24wirew29,w30,w31,w32,11a
9、nd(wl6,QB,S1_H,SO_L);and(wl7,QA,S1_L,SO_L);and(wl8,A,SIH,SOH);and(wl9,RIN,SIL,SOH);or(w20,wl6,wl7,wl8,wl9);nand(w21,w22,w24);nand(w22,CLR_L,w21,CLK);nand(w23,w22,CLKD,w24);nand(w24,w23,CLR_L_D,w5);nand(QD,w22,QDN);nand(QDN,QD,w23,CLR_L_D);nand(w25,w26,w28);nand(w26,CLRL,w25,CLK);nand(w27,w26,CLKD,w2
10、8);nand(w28,w27,CLRLD,wlO);nand(QC,w26,QCN);nand(QCN,QC,w27,CLR_L_D);nand(w29,w30,w32);nand(w30,CLRL,w29,CLK);nand(w31,w30,CLKD,w32);nand(w32,w31,CLRLD,wl5);5. 74x194寄存器的仿真測(cè)試代碼initialbegin/InitializeInputsCLK=0;CLRL=0;LIN=0;RIN=0;SI=0;SO=0;A=0;B=0;C=0;D=0;/Wait100nsforglobalresettofinish#100;/Addsti
11、mulushereCLR_L=1;SI=0;SO=0;#100;SI=0;SO=1;RIN=1;#100;SI=1SO=1A=0;B=0;C=0;D=0;#100;SI=1;SO=0;LIN=1;#100;SI=1;SO=1;A=1;B=1;C=1;D=1;endalwaysbegin#5CLK=CLK;end仿真結(jié)果如下圖所示。UUus:g ar圖674x194移位寄存器仿真結(jié)果6. 3位LFSR計(jì)數(shù)器的Verilog代碼moduleLFSR_8(CLK,RESET,X2,XI,XO);inputCLK,RESET;outputX2,XI,XO;wirewl,w3,w6;Vr74xl94Ul
12、(.CLK(CLK),.CLR_L(l'bl),.RIN(w6),.SI(RESET),.SO(l'bl),.A(l'bl),.B(l'bO),.C(l'bO),D(l'bO),QA(X2),.QB(XI),.QC(XO);xor(w3,XI,XO);nor(wl,X2,XI);xor(w6,wl,w3);7. 3位LFSR計(jì)數(shù)器的的仿真測(cè)試代碼initialbegin/InitializeInputsCLK=0;RESET=1;/Wait100nsforglobalresettofinish#100;/AddstimulushereRESET=
13、0;endalwaysbegin#5CLK=CLK;end仿真結(jié)果如下圖所示。圖73位LFSR計(jì)數(shù)器的仿真結(jié)果moduleVr74x163(CLK,CLR.L,LD_L,ENP,ENT,D,Q,RCO);inputCLK,CLR_L,LD_L,ENP,ENT;input3:0D;output3:0Q;outputRCO;wirewl,w2,w3,w4,w5,w6,w7,w8,w9,wlO;wirewll,wl2,wl3,wl4,wl5,wl6,wl7,wl8,wl9,w20;wirew21,w22,w23,w24,w25,w26;wireCK;wireCLR;wire3:0QN;wireQAN
14、_L,QBN_L,QCN_L,QDN_L;wireCK;wireCLR;wire3:0QN;not(QAN_L,QAN);not(QBN_L,QBN);not(QCN_L,QCN);not(QDN_L,QDN);not(CLR,CLR_L);nor(wl,CLR,LDL);nor(w2,wl,CLR);and(w3,wl,A);xor(w4,w25,QAN_L);and(w5,w2,w4);or(w6,w3,w5);and(w7,B);not(w8,QAN_L);and(w9,w8,w25);xor(wlO,w9,QBN_L);and(wll,w2,wlO);or(wl2,w7,wll);9.
15、 74x163的仿真測(cè)試代碼/AddstimulushereCLRL=0;LDL=rbx;ENT=fbx;ENP=1'bx;# 20;CLRL=1;LDL=0;ENT=fbx;ENP=1'bx;D=4'bllll;# 20;CLRL=1;LDL=1;ENT=0;ENP=fbx;# 20;CLRL=1;LDL=1;ENT=1'bx;ENP二0;# 20;CLRL=1;LDL=1;ENT=1;仿真結(jié)果如下圖所示。圖874x163計(jì)數(shù)器的仿真結(jié)果10. 1Hz數(shù)字信號(hào)發(fā)生器的Verilog代碼modulecounter_100M(inputCLK_100MHz,out
16、putCLK_lHz);wireCLRL;wire27:0Q;wire6:0RCO;/CLK,CLR_L,LD_L,ENP,ENT,D,Q,RCO);Vr74xl63u0(CLK_100MHz,CLR_L,l'bl,1'bl,1'bl,4'b0000,Q3:0,RCO0);Vr74xl63ul(CLK_100MHz,CLR_L,fbl,l'bl,RCOO,4'b0000,Q7:4,RCO1);Vr74xl63u6(CLK_100MHz,CLR_L,l'bl,l'bl,RCO5,4"bOOOO,Q27:24,RCO6);/100*1000*1000(dec)-1=11 .可下載的3位LFSR計(jì)數(shù)器頂層設(shè)計(jì)模塊modulelfsr_8_main(inputCLK,inputRESET,outputLED2,LED1,LEDO);wireCLK1Hz;counter_lOOMul(CLK,CLK1Hz);LFSR_8u2(CLK_lHz,RESET,LED2,LED1,LEDO);endm
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 二零二五年度房地產(chǎn)開(kāi)發(fā)合作協(xié)議范本指南
- 二零二五年農(nóng)業(yè)科技產(chǎn)品廣告合作合同
- 二零二五版建筑行業(yè)專用吊車合作協(xié)議
- 二零二五年度服裝專賣店轉(zhuǎn)讓合同樣本
- 二零二五年新能源發(fā)電項(xiàng)目投資協(xié)議
- 二零二五年度跨境電商辦公用品全球采購(gòu)合同范本
- 二零二五年度綠色鋼材批量銷售及運(yùn)輸一體化服務(wù)合同
- 二零二五年度二手房交易過(guò)戶“全效服務(wù)”合同-“全程服務(wù)”
- 2025版?zhèn)€性化定制廁所工程承包與服務(wù)合同
- 二零二五年度電力線路安裝與電磁兼容性檢測(cè)合同
- 初中生理想信念教育課件
- 海警國(guó)防教育課件
- 化學(xué)藥品說(shuō)明書(shū)及標(biāo)簽藥學(xué)相關(guān)信息撰寫(xiě)指導(dǎo)原則(試行)
- 2025年智慧水利行業(yè)調(diào)研分析報(bào)告
- 2025天津市河北區(qū)輔警考試試卷真題
- 老年髖部骨折圍術(shù)期護(hù)理臨床實(shí)踐專家共識(shí)2024版解讀
- 醫(yī)院醫(yī)德醫(yī)風(fēng)培訓(xùn)課件
- 普通外科圍手術(shù)期病人血液管理中國(guó)專家共識(shí)(2025版)解讀課件
- 酒店前臺(tái)發(fā)票管理制度
- 2025杭州輔警考試題庫(kù)
- 設(shè)備部安全培訓(xùn)
評(píng)論
0/150
提交評(píng)論